インテル® Arria® 10 FPGA – インテル® 8K DisplayPort ビデオ・フォーマット変換デザイン例

インテル® Arria® 10 FPGA – インテル® 8K DisplayPort ビデオ・フォーマット変換デザイン例

714758
11/14/2019

概要

このデザイン例では、インテル®の DisplayPort 1.4 ビデオ接続 IP コアを、インテル® ビデオ & 画像処理 (VIP) スイートの インテル FPGA IP コアをベースにしたビデオ処理パイプラインと統合しています。このデザインは、毎秒 30 フレームで最大 8K、または毎秒 60 フレームで 4K のビデオストリームで、高品質スケーリング、色空間変換、フレームレート変換を提供します。

デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

19.2

IP コア (50)
IP コア IP コアカテゴリー
Altera IOPLL ClocksPLLsResets
Transceiver PHY Reset Controller TransceiverPHY
Arria 10 Transceiver Native PHY TransceiverPHY
Top level generated instrumentation fabric Debug & Performance
Altera Arria 10 XCVR Reset Sequencer Other
On-Chip Memory (RAM or ROM) OnChipMemory
Interval Timer Peripherals
Arria 10 External Memory Interfaces ExternalMemoryInterfaces
Arria 10 External Memory Interfaces Debug Component ExternalMemoryInterfaces
alt_mem_if JTAG to Avalon Master Bridge BridgesAndAdaptors
Avalon Packets to Transaction Converter QsysInterconnect
Avalon-ST Timing Adapter QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Reset Controller QsysInterconnect
Avalon-ST Bytes to Packets Converter QsysInterconnect
Avalon-ST Channel Adapter QsysInterconnect
Avalon-ST JTAG Interface QsysInterconnect
Avalon-ST Packets to Bytes Converter QsysInterconnect
MM Interconnect QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Avalon-MM Pipeline Bridge QsysInterconnect
EMIF Core Component for 20nm Families ExternalMemoryInterfaces
PIO (Parallel I/O) Other
DisplayPort AudioVideo
Avalon-ST Video stream cleaner QsysInterconnect
Video and Image Processing Suite Other
Clipper II (4K Ready) AudioVideo
Color Space Converter (CSC) II (4K Ready) AudioVideo
CSC Algorithmic Core Other
Clocked Video Input II (4K Ready) AudioVideo
Clocked Video Output II (4K Ready) AudioVideo
alt_vip_cvo_core AudioVideo
Video Input Bridge AudioVideo
Frame Buffer II (4K Ready) AudioVideo
Mixer II (4K Ready) AudioVideo
Scaler II AudioVideo
Avalon-MM Slave Agent QsysInterconnect
Memory-Mapped Router QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-ST Handshake Clock Crosser QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
IRQ Mapper QsysInterconnect
IRQ Clock Crosser QsysInterconnect
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
JTAG UART ConfigurationProgramming
Arria 10 FPLL ClocksPLLsResets

詳細

Quartus® Prime ソフトウェア GUI (バージョン 14.1 以降) でデザイン・テンプレートを準備する


: デザイン例をダウンロードした後、デザイン・テンプレートを準備する必要があります。ダウンロードしたファイルは <project>.par ファイルの形式で、これにはデザインファイルの圧縮バージョン (.qar ファイルに似ています) とプロジェクトを説明するメタデータが含まれています。この情報の組み合わせが <project>.par ファイルを構成します。リリース 16.0 以降では、<project>.par ファイルをダブルクリックするだけで、Quartus® がそのプロジェクトを起動します。


プロジェクト テンプレートを起動する 2 番目の方法は、新規プロジェクト ウィザード (File -> New Project ウィザード) を使用することです。最初のパネルでプロジェクト名とフォルダーを入力すると、2番目のパネルで空のプロジェクトまたはプロジェクトテンプレートを指定するように求められます。プロジェクト テンプレートを選択します。以前にロードしたデザイン・テンプレート・プロジェクトのリストと、各種開発キットのピン配列と設定を含む各種の「ベースライン・ピンアウト設計」が表示されます。リストにデザインテンプレートが表示されない場合は、以下の丸で囲んだデザインテンプレートのインストールを示すリンクをクリックしてください。



ダウンロードした <project>.par ファイルを参照し、[次へ]、[完了] の順にクリックすると、デザイン・テンプレートがインストールされ、Quartus のプロジェクト・ナビゲーター・ペインに表示されます。


注: デザインがデザイン・テンプレートとしてデザインストアに保存されている場合、Quartus® ソフトウェアの記載バージョンに対して事前に回帰テストが行われています。回帰により、設計テンプレートが Quartus 設計フローの解析 / 合成 / フィット / アセンブリのステップに確実に合格します。



Quartus® Prime ソフトウェアのコマンドラインでデザイン・テンプレートを準備する


コマンド ラインで、次のコマンドを入力します。

quartus_sh --platform_install -package <project directory>/<project>.par


プロセスが完了したら、次のように入力します。

quartus_sh --platform -name <プロジェクト>



メモ:

* ACDSバージョン:19.2.0プロ


デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

19.2