インテル® Arria® 10 FPGA – インテル® DisplayPort 8K RX 専用デザイン例

インテル® Arria® 10 FPGA – インテル® DisplayPort 8K RX 専用デザイン例

714762
9/9/2019

概要

インテル® Arria® 10 FPGA DisplayPort 8K RX 専用デザインは、DisplayPort シンク (RX) が、Bitec FMC ドーターカードを介してビデオソースによって生成されたビデオ入力を受け取る方法を示しています。このデザインでは、ローカルの拡張ディスプレイ識別データ (EDID) 情報を使用して、リンク・トレーニング・プロセス中にソースデバイスにその機能を通知します。このデザインは、GPU から最大 8K、30Hz のビデオ解像度まで、幅広い入力ビデオ解像度を受信できます。

デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

19.2

IP コア (28)
IP コア IP コアカテゴリー
JTAG UART ConfigurationProgramming
On-Chip Memory (RAM or ROM) OnChipMemory
Interval Timer Peripherals
System ID Peripheral Other
Reset Controller QsysInterconnect
Avalon FIFO Memory OnChipMemory
Avalon-MM Pipeline Bridge QsysInterconnect
DisplayPort AudioVideo
PIO (Parallel I/O) Other
MM Interconnect QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Memory-Mapped Router QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Avalon-ST Handshake Clock Crosser QsysInterconnect
IRQ Mapper QsysInterconnect
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
Transceiver PHY Reset Controller TransceiverPHY
Arria 10 Transceiver Native PHY TransceiverPHY
Top level generated instrumentation fabric Debug & Performance
Altera Arria 10 XCVR Reset Sequencer Other
Altera IOPLL ClocksPLLsResets

詳細

Quartus® Prime ソフトウェア GUI (バージョン 14.1 以降) でデザイン・テンプレートを準備する


: デザイン例をダウンロードした後、デザイン・テンプレートを準備する必要があります。ダウンロードしたファイルは <project>.par ファイルの形式で、これにはデザインファイルの圧縮バージョン (.qar ファイルに似ています) とプロジェクトを説明するメタデータが含まれています。この情報の組み合わせが <project>.par ファイルを構成します。リリース 16.0 以降では、<project>.par ファイルをダブルクリックするだけで、Quartus® がそのプロジェクトを起動します。


プロジェクト テンプレートを起動する 2 番目の方法は、新規プロジェクト ウィザード (File -> New Project ウィザード) を使用することです。最初のパネルでプロジェクト名とフォルダーを入力すると、2番目のパネルで空のプロジェクトまたはプロジェクトテンプレートを指定するように求められます。プロジェクト テンプレートを選択します。以前にロードしたデザイン・テンプレート・プロジェクトのリストと、各種開発キットのピン配列と設定を含む各種の「ベースライン・ピンアウト設計」が表示されます。リストにデザインテンプレートが表示されない場合は、以下の丸で囲んだデザインテンプレートのインストールを示すリンクをクリックしてください。



ダウンロードした <project>.par ファイルを参照し、[次へ]、[完了] の順にクリックすると、デザイン・テンプレートがインストールされ、Quartus のプロジェクト・ナビゲーター・ペインに表示されます。


注: デザインがデザイン・テンプレートとしてデザインストアに保存されている場合、Quartus® ソフトウェアの記載バージョンに対して事前に回帰テストが行われています。回帰により、設計テンプレートが Quartus 設計フローの解析 / 合成 / フィット / アセンブリのステップに確実に合格します。



Quartus® Prime ソフトウェアのコマンドラインでデザイン・テンプレートを準備する


コマンド ラインで、次のコマンドを入力します。

quartus_sh --platform_install -package <project directory>/<project>.par


プロセスが完了したら、次のように入力します。

quartus_sh --platform -name <プロジェクト>



メモ:

* ACDSバージョン:19.2.0プロ


デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

19.2