インテル® Arria® 10 FPGA – インテル DisplayPort TX 専用デザイン例

インテル® Arria® 10 FPGA – インテル DisplayPort TX 専用デザイン例

714764
1/21/2019

概要

インテル® Arria® 10 FPGA DisplayPort TX 専用デザインでは、テスト・パターン・ジェネレーター II インテル FPGA IP コアで生成された 4Kp60 ビデオ出力を、DisplayPort インテル FPGA IPソース (TX) が送信する方法を示します。このデザインでは、Bitec FMC ドーターカードを使用してビデオ出力を送信します。par ファイルには、Additional_Files.zip' などのデザインファイルが含まれています。デザインをコンパイルする前に、「Additional_Files.zip」ファイルを解凍し、Nios®プロセッサーのターミナルで「build_sw.sh」スクリプトを実行してソフトウェアをビルドします。

デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

18.1

IP コア (33)
IP コア IP コアカテゴリー
Top level generated instrumentation fabric Debug & Performance
Altera Arria 10 XCVR Reset Sequencer Other
Clocked Video Output II (4K Ready) AudioVideo
Video and Image Processing Suite Other
Video Input Bridge AudioVideo
Test Pattern Generator II (4K Ready) Other
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
Avalon FIFO Memory OnChipMemory
DisplayPort AudioVideo
Avalon-MM Pipeline Bridge QsysInterconnect
MM Interconnect QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-ST Handshake Clock Crosser QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Memory-Mapped Router QsysInterconnect
Reset Controller QsysInterconnect
PIO (Parallel I/O) Other
IRQ Mapper QsysInterconnect
JTAG UART ConfigurationProgramming
On-Chip Memory (RAM or ROM) OnChipMemory
Interval Timer Peripherals
System ID Peripheral Other
Arria 10 Transceiver Native PHY TransceiverPHY
Arria 10 FPLL ClocksPLLsResets
Transceiver PHY Reset Controller TransceiverPHY
Altera IOPLL ClocksPLLsResets

詳細

Quartus® Prime ソフトウェア GUI (バージョン 14.1 以降) でデザイン・テンプレートを準備する


: デザイン例をダウンロードした後、デザイン・テンプレートを準備する必要があります。ダウンロードしたファイルは <project>.par ファイルの形式で、これにはデザインファイルの圧縮バージョン (.qar ファイルに似ています) とプロジェクトを説明するメタデータが含まれています。この情報の組み合わせが <project>.par ファイルを構成します。リリース 16.0 以降では、<project>.par ファイルをダブルクリックするだけで、Quartus® がそのプロジェクトを起動します。


プロジェクト テンプレートを起動する 2 番目の方法は、新規プロジェクト ウィザード (File -> New Project ウィザード) を使用することです。最初のパネルでプロジェクト名とフォルダーを入力すると、2番目のパネルで空のプロジェクトまたはプロジェクトテンプレートを指定するように求められます。プロジェクト テンプレートを選択します。以前にロードしたデザイン・テンプレート・プロジェクトのリストと、各種開発キットのピン配列と設定を含む各種の「ベースライン・ピンアウト設計」が表示されます。リストにデザインテンプレートが表示されない場合は、以下の丸で囲んだデザインテンプレートのインストールを示すリンクをクリックしてください。



ダウンロードした <project>.par ファイルを参照し、[次へ]、[完了] の順にクリックすると、デザイン・テンプレートがインストールされ、Quartus のプロジェクト・ナビゲーター・ペインに表示されます。


注: デザインがデザイン・テンプレートとしてデザインストアに保存されている場合、Quartus® ソフトウェアの記載バージョンに対して事前に回帰テストが行われています。回帰により、設計テンプレートが Quartus 設計フローの解析 / 合成 / フィット / アセンブリのステップに確実に合格します。



Quartus® Prime ソフトウェアのコマンドラインでデザイン・テンプレートを準備する


コマンド ラインで、次のコマンドを入力します。

quartus_sh --platform_install -package <project directory>/<project>.par


プロセスが完了したら、次のように入力します。

quartus_sh --platform -name <プロジェクト>



メモ:

* ACDSバージョン:18.1.0プロ


デザインの詳細

デバイスファミリー

インテル® Arria® 10 FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション

Quartus バージョン

18.1