インテル® Cyclone® 10 LP FPGA – マルチプロセッサー・Nios® II・プロセッサー・システムのリファレンス・デザイン

インテル® Cyclone® 10 LP FPGA – マルチプロセッサー・Nios® II・プロセッサー・システムのリファレンス・デザイン

714850
8/17/2017

概要

このリファレンス・デザインでは、複数プロセッサーを搭載したシステムを構築する際に有用な、Nios® II プロセッサーと Qsys システム統合ツールの機能を示します。このデザインでは、Qsys を使用して 4 つのプロセッサーを含むマルチプロセッサー・システムを構築します。各プロセッサーはサブシステム内にあり、パイプライン・ブリッジで調整された共有メモリーマップを持つ 4 つのサブシステムで階層を作成します。このシステムは、古典的な食事の哲学者の問題の解決策を示し、Nios IIソフトウェアビルドツール (SBT) を使用して、シェルスクリプトを使用して4つのアプリケーションのコンソールでstdio出力を作成、ビルド、ダウンロード、および表示する方法を示します。

デザインの詳細

デバイスファミリー

インテル® Cyclone® 10 LP FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション

Quartus バージョン

17.0

IP コア (22)
IP コア IP コアカテゴリー
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
IRQ Mapper QsysInterconnect
JTAG UART ConfigurationProgramming
MM Interconnect QsysInterconnect
Avalon-ST Adapter QsysInterconnect
Avalon-ST Error Adapter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Memory-Mapped Router QsysInterconnect
On-Chip Memory (RAM or ROM) OnChipMemory
Altera Avalon Mutex QsysInterconnect
Avalon-MM Pipeline Bridge QsysInterconnect
Reset Controller QsysInterconnect
Interval Timer Peripherals
System ID Peripheral Other

詳細

Quartus® Prime ソフトウェア GUI (バージョン 14.1 以降) でデザイン・テンプレートを準備する


: デザイン例をダウンロードした後、デザイン・テンプレートを準備する必要があります。ダウンロードしたファイルは <project>.par ファイルの形式で、これにはデザインファイルの圧縮バージョン (.qar ファイルに似ています) とプロジェクトを説明するメタデータが含まれています。この情報の組み合わせが <project>.par ファイルを構成します。リリース 16.0 以降では、<project>.par ファイルをダブルクリックするだけで、Quartus® がそのプロジェクトを起動します。


プロジェクト テンプレートを起動する 2 番目の方法は、新規プロジェクト ウィザード (File -> New Project ウィザード) を使用することです。最初のパネルでプロジェクト名とフォルダーを入力すると、2番目のパネルで空のプロジェクトまたはプロジェクトテンプレートを指定するように求められます。プロジェクト テンプレートを選択します。以前にロードしたデザイン・テンプレート・プロジェクトのリストと、各種開発キットのピン配列と設定を含む各種の「ベースライン・ピンアウト設計」が表示されます。リストにデザインテンプレートが表示されない場合は、以下の丸で囲んだデザインテンプレートのインストールを示すリンクをクリックしてください。



ダウンロードした <project>.par ファイルを参照し、[次へ]、[完了] の順にクリックすると、デザイン・テンプレートがインストールされ、Quartus のプロジェクト・ナビゲーター・ペインに表示されます。


注: デザインがデザイン・テンプレートとしてデザインストアに保存されている場合、Quartus® ソフトウェアの記載バージョンに対して事前に回帰テストが行われています。回帰により、設計テンプレートが Quartus 設計フローの解析 / 合成 / フィット / アセンブリのステップに確実に合格します。



Quartus® Prime ソフトウェアのコマンドラインでデザイン・テンプレートを準備する


コマンド ラインで、次のコマンドを入力します。

quartus_sh --platform_install -package <project directory>/<project>.par


プロセスが完了したら、次のように入力します。

quartus_sh --platform -name <プロジェクト>



メモ:

* ACDS バージョン: 17.0.0 標準


デザインの詳細

デバイスファミリー

インテル® Cyclone® 10 LP FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション

Quartus バージョン

17.0