Cyclone® V FPGA –AN 669: 振動抑制と自律 DC-DC 制御 (Tandem) を用いたドライブオンチップ・モーター制御のデザイン例

Cyclone® V FPGA –AN 669: 振動抑制と自律 DC-DC 制御 (Tandem) を用いたドライブオンチップ・モーター制御のデザイン例

742049
11/23/2022

概要

このデザインでは、2 つの 3 相永久磁石同期モーター (PMSM) または正弦波に巻かれたブラシレス DC (BLDC) モーターの同時多軸制御を示します。

デザインの詳細

デバイスファミリー

Cyclone® V SX SoC FPGA

Cyclone® V FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション

Quartus バージョン

17.0.2

その他のタグ

インテル® プログラマブル・デバイス

インテル® FPGA Intellectual Property (IP)

インテル® FPGA 開発キット

IP コア (0)

詳細

Cyclone V SoC 開発キットおよび Terasic Tandem Motion-Power 48V HSMC 電源ボード向けドライブオンチップ・デザイン例では、多軸モーター制御とマルチフェーズ双方向 DC-DC 変換を実行。この新しいバージョンには、振動抑制と高周波自律 DC-DC 制御 IP が含まれています。ユーザーは、Quartus® バージョン 17.0.2 の Windows* でこのデザインを実行することを推奨します。

デザインの詳細

デバイスファミリー

Cyclone® V SX SoC FPGA

Cyclone® V FPGA & SoC FPGA

Quartus エディション

インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション

Quartus バージョン

17.0.2

その他のタグ

インテル® プログラマブル・デバイス

インテル® FPGA Intellectual Property (IP)

インテル® FPGA 開発キット