インテルのみ表示可能 — GUID: xfh1481129239939
Ixiasoft
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCoreプロセッサー
4. キャッシュ・コヒーレンシー・ユニット
5. システムメモリー管理ユニット
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. クロック・マネージャー
12. システム・マネージャー
13. リセット・マネージャー
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTGコントローラー
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. HPSを介したセキュア・デバイス・マネージャーQuad SPIフラッシュ・コントローラーへのアクセス
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
インテルのみ表示可能 — GUID: xfh1481129239939
Ixiasoft
3.5.10. ACEバス・インターフェイス
ACEバス・インターフェイスは、mpu_clk/2のmpu_ccu_clkドメインで動作します。このバスは、 ARPROTM[0]信号およびAWPROTM[0]信号を介した特権レベルアクセスのサポートとともに、AXI3互換モードを提供します。
Cortex® -A53 MPCore™ プロセッサーは、FIXEDバーストを生成しません。また、WRAPバーストは、クリティカル・ワードを先頭に完全なキャッシュラインをフェッチします。バーストはキャッシュライン境界を越えません。キャッシュのラインフィル・フェッチ長は常に64バイトです。 Cortex® -A53は、可能なすべてのAXIトランザクションのサブセットのみをマスター・インターフェイスで生成します。
WriteBack転送にサポートされる転送は次のとおりです。
- WRAP 4の128ビット読み出し転送 (ラインフィル)
- INCR 4の128ビット書き込み転送 (エビクション)
- INCR N (Nは1、2、または4) の128ビット書き込み転送 (読み出し割り当て)
キャッシュ不可のトランザクションの場合は次のとおりです。
- INCR N (Nは1、2、または4) の128ビット書き込み転送
- INCR N (Nは1、2、または4) の128ビット読み出し転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの読み出し転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの書き込み転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの排他的書き込み転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの排他的読み出し転送
デバイス・トランザクションの場合は次のとおりです。
- INCR N (Nは1、2、または4) の128ビット読み出し転送
- INCR N (Nは1、2、または4) の128ビット書き込み転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの読み出し転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの書き込み転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの排他的読み出し転送
- INCR 1の8ビット、16ビット、32ビット、64ビット、128ビットの排他的書き込み転送
変換テーブル・ウォーク・トランザクションの場合は、INCR 1の32ビットおよび64ビットの読み出し転送です。
AXIトランザクションには次の特性が適用されます。
- WRAPバーストは128ビットのみです。
- 読み出しまたは書き込みにおいて、INCR 1は任意のサイズにすることができます。
- 複数の転送であるINCRバーストは128ビットのみです。
- FIXEDとしてマークされるトランザクションはありません。
- バイトストローブがすべてHIGH、一部HIGH、またはいずれもHIGHではない書き込み転送が発生します。