DDMA - Direct Memory Access Controller
このオファーについて
The DDMA is a four-channel Direct Memory Access Controller. Its purpose is to transfer data between memories and peripherals to reduce CPU utilization during data transfers. It can be programmed by the CPU via a 32-bit or 8-bit native interface. The DDMA can perform data transactions of configurable size over 32-bit address space. A single transaction size can be set in a range from 1B to 16MB. To limit the negative impact of different reads and writes timing the DDMA features transfer data buffer. This buffer is a 32-bit FIFO memory with configurable depth.
技術仕様
- カテゴリー:
- ソフトウェアと IP コア: FPGA 知的財産コア: プロセッサーと周辺機器: 周辺機器
- エンドカスタマーのタイプ:
-
エンタープライズ
インテルのテクノロジーを含む

Cyclone® V FPGA & SoC FPGA

インテル® Stratix® 10 FPGA & SoC FPGA

インテル® Arria® 10 FPGA & SoC FPGA

インテル® MAX® 10 FPGA

Arria® V FPGA & SoC FPGA

Stratix® V FPGA

インテル® Cyclone® 10 FPGA
DIGITAL CORE DESIGN
技術的な問題の発生により、フォームを送信することができませんでした。しばらくしてから再度実行してください。ご不便をおかけすることをお詫び申し上げます。
DIGITAL CORE DESIGN
reCAPTCHA により、現在のやり取りがボットと同様のものであると特定されました。ページを再読み込みするか、しばらくしてから再実行してください。
Digital Core Design is a leading Intellectual Property (IP) Core provider and System-on-Chip (SoC) design house. The company was founded in 1999 and thanks to in-depth specialization and innovative approach we have introduced more than 70 different architectures. Among them you can find e.g. World’s Fastest 8051 CPU, World’s Smallest 8051 CPU, silicon proven and royalty-free 32-bit CPU, Automotive LIN, CAN, CAN-FD, CAN-XL controllers
Ddma - Direct Memory Access Controller
次に情報リクエストが送信されました。 DIGITAL CORE DESIGN