Agilex™ 7 FPGA I シリーズ開発キット (2x R タイル & 1x F タイル)
Intel Agilex® 7 FPGA I シリーズ開発キットは、PCI Express (PCIe) 5.0、Compute Express Link (CXL)、または 400G イーサネット接続を必要とする設計向けに、包括的なプロトタイピングとリファレンス・プラットフォームを提供します。
Intel Agilex® 7 FPGA I シリーズのデバイスについて詳しくはこちら ›
この Agilex™ 7 FPGA I シリーズ開発キットを使用することで、次のようなことが可能になります。
- PCI-Express フォームファクターに準拠した開発ボード (Alteraまたはサードパーティー*の該当 IP を使用) を用いて、PCIe 5.0 x16 (レーンあたり最大 32GT/s) 設計を開発およびテストします。
- Alteraまたはサードパーティーの該当 IP を使用して CXL v1.1/2.0 x16 設計を開発およびテストします。
- Alteraまたはサードパーティーの該当 IP を使用して高速イーサネット (最大総帯域幅 400G) を開発およびテストします。
- MCIO コネクター / ケーブルからのドーターカード接続は、より多くの接続やメモリーのオプションを利用可能 (購入時には付属していません。詳細については、インテルにお問い合わせください。)
* CXL IP FPGA Altera®は別途ライセンスされています。IP バリアントのオプションと価格の詳細については、お近くのAlteraの販売担当者にお問い合わせください。
表 1.注文情報
注文コード | 販売代理店の提供状況を確認 | Agilex™ 7 FPGA I シリーズのデバイス |
---|---|---|
DK-DEV-AGI027-RA (プロダクション・キット) (電源ソリューション 2) |
AGIB027R29A1E1VB |
表 2.開発キットの内容と機能
付属品 | |
---|---|
ボード | Intel Agilex® 7 FPGA I シリーズ、2700 KLE、2957A パッケージを実装した Agilex® 7 FPGA I シリーズ開発ボード。 |
デバイス |
AGIB027R29A1E2VR3 または AGIB027R29A1E1VB |
フォームファクター |
R-Tile トランシーバーに接続された PCIe 5.0 x16 ゴールデンフィンガー PCIe AIC フォームファクター : 3/4 レングス、フルハイト、デュアル幅 |
機能とコネクター |
PCIe、CXL、または PIPE モードに対応 2x F タイルに接続された標準 QSFP-DD (quad small-form-factor pluggable double density) ケージ 2x 別の R タイルへインターフェイスで接続された MCIO x8 コネクター (MCIO ケーブルおよびドーターカードは含まれません) |
DDR メモリー |
2x DDR4 DIMM ソケット (シングルチャネル、72 ビット、1-DPC、DDR4 モジュールをサポート) 1x 16GB SR DDR4 DIMM モジュール (キットに付属) 2x 8GB SR DDR4-2666 コンポーネント (ボードにはんだ付け、各チャネル 72 ビット) |
(QSFP) ケージ |
2x 標準 QSFP-DD (quad small-form-factor pluggable double density) ケージ |
ケーブルおよびアダプター |
アクティブファン、AC アダプターと USB ケーブル |
ソフトウェア | インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの 1 年間の無料ライセンスが、キットの購入時に含まれています。、 ソフトウェアのインストールとライセンス 。 |
表 3.ドキュメント
デザインファイル | 内容の説明 |
---|---|
ユーザーガイド | 開発キットの設定および付属ソフトウェア (インテル® Quartus® Prime 開発ソフトウェアおよびインストール・パッケージ) の使用に関するドキュメント |
インストーラー・パッケージ DK-DEV-AGI027RBES (v24.1 以降) DK-DEV-AGI027-RA/RA-B (v24.3.1 以降) |
インストール・ファイルには次のものが含まれています。
まずデザインファイルをダウンロードして解凍し、次にボード・テスト・システムをインストールしてください。 注: Quartus® Prime 開発ソフトウェア v20.4 での構成時に JTAG サーバーのタイムアウトが発生する場合は、KDB をご覧ください |
ボード回路図 | DK-DEV-AGI027R1BES |
注意:
- ご購入の対象となる方は、製品開発者、ソフトウェア開発者、システム・インテグレーターの方々です。また、この製品が FCC 認定を受けていない開発キットであり、あくまで評価目的およびソフトウェア開発目的にのみ提供されることをご了承ください。再販は認められません。
その他のリソース
Design Store
Altera® FPGA デザイン例では、デザインの一般的な課題に有効なソリューションを提供します。Altera® FPGA 向けデザインストアおよび RocketBoards.org にアクセスして、詳細をご確認ください。