インテルのみ表示可能 — GUID: nio1476768156800
Ixiasoft
2.1. HDMI 2.1 RX-TX Retransmitデザインのブロック図
2.2. RX専用またはTX専用のデザインの作成
2.3. ハードウェアおよびソフトウェアの要件
2.4. ディレクトリー構造
2.5. デザインのコンポーネント
2.6. Dynamic Range and Mastering (HDR) InfoFrameの挿入とフィルタリング
2.7. デザインのソフトウェア・フロー
2.8. 異なるFRLレートでのデザインの実行
2.9. クロックスキーム
2.10. インターフェイスの信号
2.11. RTLパラメーターの設計
2.12. ハードウェアの設定
2.13. シミュレーションのテストベンチ
2.14. デザインにおける制限
2.15. デバッグの機能
2.16. デザインのアップグレード
インテルのみ表示可能 — GUID: nio1476768156800
Ixiasoft
1.1. デザインの生成
インテル® Quartus® Prime開発ソフトウェアでHDMI Intel® FPGA IPのパラメーター・エディターを使用し、デザイン例を生成します。
図 2. デザインの生成フロー
- インテル® Arria® 10 デバイスファミリーをターゲットとするプロジェクトを作成し、目的のデバイスを選択します。
- IP Catalogで、Interface Protocols > Audio & Video > HDMI Intel® FPGA IP を見つけてダブルクリックします。New IP VariantまたはNew IP Variationウィンドウが表示されます。
- カスタムIPのバリエーションのトップレベル名を指定します。パラメーター・エディターは、IPのバリエーションの設定を <your_ip>.ipまたは <your_ip>.qsysという名前のファイルに保存します。
- OKをクリックします。パラメーター・エディターが表示されます。
- IPタブで、TXとRXの両方に必要なパラメーターをコンフィグレーションします。
- Support FRLパラメーターをオンにし、FRLモードでHDMI 2.1のデザイン例を生成します。このパラメーターをオフにすると、FRLなしのHDMI 2.0のデザイン例が生成されます。
- Design Exampleタブで、Arria 10 HDMI RX-TX Retransmitを選択します。
- Simulationを選択してテストベンチを生成し、Synthesisを選択してハードウェアのデザイン例を生成します。
デザイン例のファイルを生成するには、これらのオプションの1つを少なくとも選択する必要があります。両方を選択すると、生成時間が長くなります。
- Generate File Formatには、VerilogまたはVHDLを選択します。
- Target Development Kitには、Intel Arria 10 GX FPGA Development Kitを選択します。開発キットを選択すると、ターゲットデバイス (ステップ4で選択) がターゲットボード上のデバイスに一致するように変更されます。Intel Arria 10 GX FPGA Development Kitの場合、デフォルトのデバイスは10AX115S2F4I1SGです。
- Generate Example Designをクリックします。