DI2CS - I2C Bus Interface - Slave
このオファーについて
DI2CS bridge to APB, AHB, AXI bus, provides an interface between a microprocessor/microcontroller and I2C bus. It can work as:a slave transmitter orslave receiverdepending on a working mode determined by the master device. The DI2CS core incorporates all features required by the latest I2C specification, including:clock synchronization,arbitration,high-speed transmission mode.The DI2CS supports all transmission speed modes:Standard (up to 100 kb/s)Fast (up to 400 kb/s)Fast Plus (up to 1 Mb/s)High Speed (up to 3,4 Mb/s)DCD’s IP Core is a technology-independent design and can be implemented in various process technologies.
技術仕様
- カテゴリー:
- ソフトウェアと IP コア: FPGA 知的財産コア: プロセッサーと周辺機器: 周辺機器
- エンドカスタマーのタイプ:
-
エンタープライズ
リソース
インテルのテクノロジーを含む
インテル® Arria® 10 FPGA & SoC FPGA
DIGITAL CORE DESIGN
技術的な問題の発生により、フォームを送信することができませんでした。しばらくしてから再度実行してください。ご不便をおかけすることをお詫び申し上げます。
DIGITAL CORE DESIGN
reCAPTCHA により、現在のやり取りがボットと同様のものであると特定されました。ページを再読み込みするか、しばらくしてから再実行してください。
Digital Core Design is a leading Intellectual Property (IP) Core provider and System-on-Chip (SoC) design house. The company was founded in 1999 and thanks to in-depth specialization and innovat...
Di2cs - I2c Bus Interface - Slave
次に情報リクエストが送信されました。 DIGITAL CORE DESIGN