クリティカルな問題
ハード・プロセッサー・システム (HPS) の PLL クロック出力周波数によっては、特定のプログラミング・セットアップ・シーケンスが必要です。その場合、10 SoC 産業用グレードのデバイスArria-40degreesC で PLL 周波数を徐々にランプします。そうでない場合、HPS は起動に失敗する場合があります。
インテル® SoC EDS ソフトウェア・バージョン 16.0 でこの問題を回避するには、以下のパッチをダウンロードし、readme の指示に従ってください。
Linux 向け SoC EDS ソフトウェア・バージョン 16.0 Patch 002soc をダウンロード (.run)
インテル® SoC EDS ソフトウェア・バージョン 16.0 Patch 002soc for Linux(.txt) 用 Readme をダウンロードする
socfpga UEFI に対応するパッチは、github リポジトリーの socfpga_udk2015 ブランチの rel_socfpga_arria10_soceds_16.0 タグで利用できます。
https://github.com/altera-opensource/uefi-socfpga.
この問題は、今後の SoC EDS ソフトウェアで修正される予定です。