HDMI Arria® 10 FPGA IP デザイン例を、Nios® II プロセッサーを引き続き使用している以前のインテル® Quartus® Prime スタンダード・エディションからインテル® Quartus® Prime スタンダード・エディション・バージョン 24.1 に移行すると、コンパイル中に以下のエラーが表示される場合があります。
エラー: PLL の RST_N ポートはインスタンス hdmi_tx_top:u_hdmi_tx_top|pll_hdmi:u_iopll_tx|pll_hdmi_altera_iopll_241_5hi4oia:iopll_0|altera_iopll:altera_iopll_i|twentynm_iopll_ip:twentynm_pll|iopll_inst で正しく接続されていません。PLL のリセットポートを接続する必要があります。PLL が何らかの理由でロックを失った場合、リファレンス・クロックへのロックを再確立するために、PLL を手動でリセットすることが必要な場合があります。情報: 接続する必要があります
Nios® II プロセッサーは、Quartus® Prime スタンダード・エディション・バージョン 24.1 には含まれなくなりました。生産は終了しました。
この問題を回避するには、Nios® V プロセッサーを使用するようにデザインをアップデートしてください。