SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

7.1.1. Arria V、Cyclone V、およびStratix Vデバイスでのトランシーバーの処理

Arria V、Cyclone V、およびStratix Vのデザイン例では、トランシーバーを複数のチャネルに拡張できます。

生成されたデザイン例は2つのSDIチャネルで構成されており、SDI二重インスタンスは常にChannel 0 (Ch0) を占有し、Channel 1 (Ch1) のSDIインスタンスはパラメーター・エディターでの選択に応じて異なります。より多くのチャネルを拡張して対応するには、ソースファイルにいくつかの変更を行う必要があります。

例えば、Ch0が二重、Ch1がRXおよびTXの場合で、Channel 2 (Ch2) で追加のSDI二重インスタンスをインスタンス化するときは、次のコンポーネントにいくつかの変更を加える必要があります。