SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

5.3.13. TRSアライナー

TRSアライナーワードは、デスクランブルされた受信データをアライメントし、出力データと元のビデオデータのビット順序が同じになるようにします。EAVおよびSAVシーケンスにより、正しいワード・アライメントが決定されます。

表 15.  EAVとSAVのシーケンスこの表では、各ビデオ規格のシーケンスパターンを一覧表示しています。

ビデオ規格

EAVとSAVのシーケンス

SD-SDI

3FF 000 000

HD-SDI

3FF 3FF 000 000 000 000

3G-SDI Level A 10-bit Multiplex

3FF 3FF 000 000 000 000

3G-SDI Level B 10-bit Multiplex

3FF 3FF 3FF 3FF 000 000 000 000 000 000 000 000

6G-SDI 10-bit Multiplex Type 1

3FF 3FF 3FF 3FF 000 000 000 000 000 000 000 000

6G-SDI 10-bit Multiplex Type 2

3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000

12G-SDI 10-bit Multiplex Type 1

3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000

12G-SDI 10-bit Multiplex Type 2

3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 3FF 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000 000

TRSアライナーは、データの正しいワード・アライメントを特定します。アライナーは、同じアライメントを持つ3つの連続するTRSを検索し、そのアライメントを格納します。その後、アライナーが異なるアライメントを持つ2つの連続したTRSを検出した場合は、この新しいアライメントが格納されます。