SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線

トランシーバー・タイルからコアロジックまで使用可能なクロックパスの数により、rx_coreclk およびコアロジックで実行される他の処理ブロックに供給するためにGPIOピンからクロックを割り当てる必要があります。次の条件が当てはまる場合は、クロックの割り当てを行う必要があります。
  • トランシーバー・バンクのチャネル0とチャネル3を使用します。 
  • SDI RXおよびTXコアは、これらのチャネルのいずれかに配置されます。
  • SDI RXコアとRXコアは両方ともマルチレート・モードです。