AN 796: Cyclone® Vおよび Arria® V SoCデバイスのデザイン・ガイドライン

ID 683360
日付 7/27/2020
Public
ドキュメント目次

3.6.5. AXI* またはAvalon-MMを介してのFPGAからACPへのアクセス

AXI* プロトコルでは、マスターでキャッシュ可能なアクセスを発行することができますが、Avalon-MMプロトコルはこの機能をサポートしていません。FPGAマスターでキャッシュ可能なアクセスを実行するには、マスターが AXI* プロトコルに準拠しており、キャッシュ可能なアクセスを実行できる必要があります。それには、ARCACHE[1] またはAWCACHE[1]1に設定し、ARUSER[0] またはAWUSER[0]1に設定します。