インテルのみ表示可能 — GUID: ndo1611766347892
Ixiasoft
2.4.5. Agilex™ 7 Rタイル・ボードレベルのデカップリング・コンデンサーの概要
Agilex™ 7のPTCレール名 | 底面コンデンサー | FPGAペリフェラル・コンデンサー | 注記 | ||
---|---|---|---|---|---|
厚いPCB (>65ミルの厚さ) | 薄いPCB (≤65ミルの厚さ) | 厚いPCB (>65ミルの厚さ) | 薄いPCB (≤65ミルの厚さ) | ||
VCC_HSSI_GXR | 2x 10uF 0402 | 2x 47uF 0805 | 各Rタイルごと | ||
VCCE_PLL_GXR | 1x 4.7uF 0201 | 該当なし | 各Rタイルごと | ||
VCCE_DTS_GXR | |||||
VCCRT_GXR | 4x 10uF 0402 | 2x 47uF 0805 | 各Rタイルごと。 |
||
4x 10uF 0402 | 2x 220uF 1206 + 3x 100uF 0805 | 各Rタイルごと: この電源レールにLDO電圧レギュレーターが使用されている場合。 | |||
VCCH_GXR | 1x 10uF 0402 | 1x 47uF 0805 | 各Rタイルごと。 |
||
VCCED_GXR | 1x 10uF 0402 | 1x 47uF 0805 | 各Rタイルごと | ||
VCCCLK_GXR | 2x 10uF 0402 | 該当なし | 各Rタイルごと | ||
VCCHFUSE_GXR | 2x 10uF 0402 | 該当なし | 各Rタイルごと |
上記の表に記載されているコンデンサーは、アルテラ開発キットで検証されており、参考としてのみ使用してください。上記の仕様が満たされ、LCフィルターが適切に機能する限り、特定のアプリケーション、使用されるパッケージ・サイズ、温度範囲、フォームファクター、レート電圧に応じて他のコンデンサーを選択することができます。アルテラでは、さらなる変更がないことを確認するためにシミュレーションを実行することをお勧めしています。
この推奨されるデカップリング・コンデンサー・ソリューションは、例のパワーツリーで推奨されるスイッチング電圧レギュレーターまたはLDOの使用とともに検証されています。 Agilex™ 7 AGFデバイス (EタイルとPタイルのみ) のPCB電源レールの許容誤差 、 Agilex™ 7 AGFおよびAGIデバイス (Fタイル、またはFタイルとRタイルの両方) のPCB電源レールの許容誤差 、および Agilex™ 7 AGMデバイス (Fタイル、またはFタイルとRタイルの両方) のPCB電源レールの許容誤差 ののPCB電源レールの許容誤差仕様を満たしている限り、他のスイッチング電圧レギュレーターまたはLDOを使用できます。アルテラは、クリティカルな電源レールには、 パッケージピンでの Agilex™ 7デバイスファミリーの過渡とステップ負荷の仕様 のステップ負荷を使用してPCB時間領域シミュレーションを実行することをお勧めします。アルテラは、お客様のPCB PDN時間領域シミュレーションをサポートしていません。PDN時間領域シミュレーションを実行するには、このドキュメントのデータと仕様を、ボード電源供給ネットワークのシミュレーションの章のシミュレーション・ガイダンスとともに使用する必要があります。