インテルのみ表示可能 — GUID: mhi1464706967187
Ixiasoft
2.1. Agilex™ 7 M シリーズ M20K ブロックのファブリック・ネットワークオンチップ (NoC)
2.2. Agilex™ 7 エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.3. アドレス・クロック・イネーブルのサポート
2.4. 非同期クリアと同期クリア
2.5. メモリーブロックの誤り訂正コード (ECC) のサポート
2.6. Agilex™ 7 エンベデッド・メモリーのクロックモード
2.7. Agilex™ 7エンベデッド・メモリーのコンフィグレーション
2.8. Force-to-Zero
2.9. コヒーレント読み出しメモリー
2.10. フリーズロジック
2.11. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.12. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.13. M20K ブロックのタイミングまたは消費電力の最適化機能
2.14. Agilex™ 7 でサポートされるエンベデッド・メモリー IP
3.1. メモリーブロックの選択についての考慮事項
3.2. 同時読み出し動作についての考慮事項
3.3. Read-During-Write (RDW)
3.4. 電源投入時の状態とメモリーの初期化についての考慮事項
3.5. 消費電力の削減
3.6. 非決定的な入力の使用に関する制限
3.7. クロック信号と他のコントロール信号の同時変更に関する制限
3.8. Quartus® Prime 開発ソフトウェアにおけるメモリーの高度な設定
3.9. メモリー深度の設定に関する考慮事項
3.10. M20K エンベデッド・メモリー・ブロックの入力クロック品質要件
3.11. メモリー出力のレジスターに関する考慮事項
4.3.1. FIFO Intel® FPGA IP のリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFO の機能におけるタイミング要件
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
4.3.6. FIFO の出力ステータスフラグとレイテンシー
4.3.7. FIFO の準安定状態の保護および関連オプション
4.3.8. FIFO の同期クリアと非同期クリアの影響
4.3.9. SCFIFO および DCFIFO の Show-ahead モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFO のタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーの ECC 機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IP のパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: mhi1464706967187
Ixiasoft
4.2.4. eSRAM Agilex™ FPGA IP のインターフェイス信号
次の表は、eSRAM Agilex™ FPGA IP インターフェイスの入力信号と出力信号を示しています。
信号 | 入力/出力 | 幅 | 詳細 |
---|---|---|---|
clock | 入力 | 1 | リファレンス・クロックを提供します。 |
p<port_number>_data | 入力 | 1–64 の範囲 |
1 から 64 ビット |
p<port_number>_rdaddress | 入力 | 10–16 の範囲 |
メモリーの読み出しアドレスです。チャネルで有効になっているバンク数によって異なります。
注: 無効なアドレスからの読み出しを試みると、返されるデータはランダムであり、値を伴いません。
|
p<port_number>_rden | 入力 | 1 | rdaddress ポートのアクティブ High 読み出しイネーブル入力です。 |
p<port_number>_sd | 入力 | 1 | アクティブ High の信号で、ポートを動的にシャットダウンします。この信号は、ポート内のバンクのペリフェラルおよびメモリーコアへの電力をシャットダウンします。メモリーデータは維持されません。eSRAM システムで使用するチャネル数を選択する際に静的にシャットダウンされるチャネルのほかにも、ポートはランタイムに動的にシャットダウンすることができます。
注: ポートがシャットダウンされると、メモリーの内容は保持されません。
|
p<port_number>_wraddress | 入力 | 10–16 の範囲 |
メモリーの書き込みアドレスです。ポートで有効になっているバンク数によって異なります。
注: 無効なアドレスへの書き込みでは、ターゲットにしているバンクに電力が供給されていないため、何も発生しません。
|
p<port_number>_wren | 入力 | 1 | wraddress ポートのアクティブ High 書き込みイネーブル入力です。 |
p<port_number>_q | 出力 | 1–64 の範囲 |
1 から 64 ビット |
p<port_number>_eccflags | 出力 | 2 | p<port_number>_eccflags[0] は、エラーの検出を表しています。eSRAM から取得した読み出しデータで ECC エラーが発生している際にアサートされます。p<port_number>_eccflags[1] は、エラーの訂正を表しています。ECC エラーが正常に訂正されており、メモリーの内容が訂正されたデータで更新されていない場合にアサートされます。 |