インテルのみ表示可能 — GUID: wif1599188732626
Ixiasoft
2.1. Agilex™ 7 M シリーズ M20K ブロックのファブリック・ネットワークオンチップ (NoC)
2.2. Agilex™ 7 エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.3. アドレス・クロック・イネーブルのサポート
2.4. 非同期クリアと同期クリア
2.5. メモリーブロックの誤り訂正コード (ECC) のサポート
2.6. Agilex™ 7 エンベデッド・メモリーのクロックモード
2.7. Agilex™ 7エンベデッド・メモリーのコンフィグレーション
2.8. Force-to-Zero
2.9. コヒーレント読み出しメモリー
2.10. フリーズロジック
2.11. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.12. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.13. M20K ブロックのタイミングまたは消費電力の最適化機能
2.14. Agilex™ 7 でサポートされるエンベデッド・メモリー IP
3.1. メモリーブロックの選択についての考慮事項
3.2. 同時読み出し動作についての考慮事項
3.3. Read-During-Write (RDW)
3.4. 電源投入時の状態とメモリーの初期化についての考慮事項
3.5. 消費電力の削減
3.6. 非決定的な入力の使用に関する制限
3.7. クロック信号と他のコントロール信号の同時変更に関する制限
3.8. Quartus® Prime 開発ソフトウェアにおけるメモリーの高度な設定
3.9. メモリー深度の設定に関する考慮事項
3.10. M20K エンベデッド・メモリー・ブロックの入力クロック品質要件
3.11. メモリー出力のレジスターに関する考慮事項
4.3.1. FIFO Intel® FPGA IP のリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFO の機能におけるタイミング要件
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
4.3.6. FIFO の出力ステータスフラグとレイテンシー
4.3.7. FIFO の準安定状態の保護および関連オプション
4.3.8. FIFO の同期クリアと非同期クリアの影響
4.3.9. SCFIFO および DCFIFO の Show-ahead モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFO のタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーの ECC 機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IP のパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: wif1599188732626
Ixiasoft
4.4.5. シフトレジスターのポートとパラメーターの設定
次の図は、Shift Register (RAM-based) Intel® FPGA IP のポートとパラメーターを示しています。
パラメーターの詳細は、IP を HDL に直接実装する場合にのみ当てはまります。
図 50. Shift Register (RAM-based) Intel® FPGA IP のポートとパラメーター
名称 | 必須 | 詳細 |
---|---|---|
shiftin[] | はい | シフターへのデータ入力です。入力ポートの WIDTH ビット幅です。 |
clock | はい | ポジティブエッジトリガー・クロックです。 |
clken | いいえ | clock ポートのクロックイネーブルです。clken はデフォルトで VCC です。 |
aclr | いいえ | シフト・レジスター・チェーンのコンテンツを非同期でクリアします。shiftout 出力は、aclr 信号がアサートされるとすぐにクリアされます。 |
sclr | いいえ | レジスターされる出力ポートを同期的にクリアします。shiftout 出力は、sclr 信号がアサートされると正のクロックエッジでクリアされます。 |
名称 | 必須 | 詳細 |
---|---|---|
shiftout[] | はい | シフトレジスターの終わりからの出力です。出力ポートの WIDTH ビット幅です。 |
taps[] | はい | シフトレジスターに沿って等間隔に配置されるタップからの出力です。出力ポートの WIDTH * NUMBER_OF_TAPS 幅です。このポートは、シフトレジスターに沿って等間隔に配置されるすべてのタップ (それぞれ WIDTH ビット) の集合体です。 |
名称 | タイプ | 必須 | 詳細 | |
---|---|---|---|---|
NUMBER_OF_TAPS | 整数 | はい | シフトレジスターに沿って等間隔に配置されるタップの数を指定します。 | |
TAP_DISTANCE | 整数 | はい | 等間隔で配置されるタップ間の距離をクロックサイクルで指定します。この数値は、使用される RAM ワードの数に変換されます。TAP_DISTANCE は少なくとも 3 にする必要があります。 | |
WIDTH | 整数 | はい | 入力パターンの幅を指定します。 | |
POWER_UP_STATE | 文字列 | いいえ | 電源投入時のシフトレジスターのコンテンツを指定します。値は CLEARED および DONT_CARE になります。省略している場合のデフォルトは CLEARED です。 | |
値 | 詳細 | |||
CLEARED | コンテンツは 0 です。 | |||
DONT_CARE | コンテンツは不明です。M-RAM ブロックをこの設定で使用することができます。 |