インテルのみ表示可能 — GUID: vgo1459220559281
Ixiasoft
2.1. Agilex™ 7 M シリーズ M20K ブロックのファブリック・ネットワークオンチップ (NoC)
2.2. Agilex™ 7 エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.3. アドレス・クロック・イネーブルのサポート
2.4. 非同期クリアと同期クリア
2.5. メモリーブロックの誤り訂正コード (ECC) のサポート
2.6. Agilex™ 7 エンベデッド・メモリーのクロックモード
2.7. Agilex™ 7エンベデッド・メモリーのコンフィグレーション
2.8. Force-to-Zero
2.9. コヒーレント読み出しメモリー
2.10. フリーズロジック
2.11. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.12. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.13. M20K ブロックのタイミングまたは消費電力の最適化機能
2.14. Agilex™ 7 でサポートされるエンベデッド・メモリー IP
3.1. メモリーブロックの選択についての考慮事項
3.2. 同時読み出し動作についての考慮事項
3.3. Read-During-Write (RDW)
3.4. 電源投入時の状態とメモリーの初期化についての考慮事項
3.5. 消費電力の削減
3.6. 非決定的な入力の使用に関する制限
3.7. クロック信号と他のコントロール信号の同時変更に関する制限
3.8. Quartus® Prime 開発ソフトウェアにおけるメモリーの高度な設定
3.9. メモリー深度の設定に関する考慮事項
3.10. M20K エンベデッド・メモリー・ブロックの入力クロック品質要件
3.11. メモリー出力のレジスターに関する考慮事項
4.3.1. FIFO Intel® FPGA IP のリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFO の機能におけるタイミング要件
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
4.3.6. FIFO の出力ステータスフラグとレイテンシー
4.3.7. FIFO の準安定状態の保護および関連オプション
4.3.8. FIFO の同期クリアと非同期クリアの影響
4.3.9. SCFIFO および DCFIFO の Show-ahead モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFO のタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーの ECC 機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IP のパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: vgo1459220559281
Ixiasoft
4.1.6. ROM: 2-PORT Intel® FPGA IP のパラメーター
次の表に、ROM: 2-PORT Intel® FPGA IP のパラメーターを示します。
パラメーター | 選択可能な値 | 詳細 | |
---|---|---|---|
パラメーター設定: Widths/Blk Type | |||
How do you want to specify the memory size? |
|
メモリーサイズをワードで指定するかビットで指定するかを決定します。 | |
How many words of memory? | 32、64、128、256、512、1024、2048、4096、8192、16384、32768、65536 | ワード数を指定します。 | |
Use different data widths on different ports | On/Off | 異なるポートで異なるデータ幅を使用するかを指定します。 | |
How wide should the ‘q_a’ output bus be? | — | 「q_a」および「q_b」出力ポートの幅を指定します。 | |
How wide should the ‘q_b’ output bus be? | |||
RAM block type | Auto、M20K | メモリーブロックのタイプを指定します。選択可能なメモリーブロックのタイプは、ターゲットデバイスによって異なります。 | |
Set the maximum block depth to: |
|
最大ブロック深度をワード数で指定します。このオプションは、Auto をメモリー・ブロック・タイプとして選択している場合にのみ有効になります。 | |
パラメーター設定: Clks/Rd | |||
What clocking method would you like to use? |
|
使用するクロック供給方式を指定します。
|
|
Create a ‘rden_a’ and ‘rden_b’ read enable signals | On/Off | 読み出しイネーブル信号を作成するかを指定します。 | |
パラメーター設定: Regs/Clkens/Aclrs | |||
Which ports should be registered? Read output ports |
On/Off | 読み出し出力ポートをレジスターするかを指定します。 | |
More Options | Registered Q Output Ports
|
On/Off | オンにすると、レジスターされる「q_a」および「q_b」ポートは非同期クリア信号の影響を受けます。
|
Use clock enable for port A input registers | On/Off | クロックイネーブルをポート A の入力レジスターに使用するかを指定します。 | |
Use clock enable for port A output registers | On/Off | クロックイネーブルをポート A の出力レジスターに使用するかを指定します。 | |
Use clock enable for port B input registers | On/Off | クロックイネーブルをポート B の入力レジスターに使用するかを指定します。 | |
Use clock enable for port B output registers | On/Off | クロックイネーブルをポート B の出力レジスターに使用するかを指定します。 | |
Aclr Options
|
On/Off | レジスターされるポートが非同期クリアポートによってクリアされるかを指定します。 | |
Sclr Options
|
On/Off | レジスターされるポートが同期クリアポートによってクリアされるかを指定します。 | |
パラメーター設定: Mem Init | |||
Do you want to specify the initial content of the memory? |
|
メモリーの初期コンテンツを指定します。 ROM モードでは、メモリー初期化ファイル (.mif) または 16 進数 (アルテラ形式) ファイル (.hex) を指定する必要があります。デフォルトで、Yes, use this file for the memory content data オプションがオンになっています。 |
|
The initial content file should conform to which port’s dimensions? |
|
初期コンテンツファイルをポート A またはポート B のどちらに準拠させるかを指定します。 | |
パラメーター設定: Performance Optimization | |||
Enable Force-to-Zero | On/Off | 読み出しイネーブル信号をデアサートする際に、出力を 0 に設定するかを指定します。 選択しているメモリー深度が単一のメモリーブロックよりも大きい場合は、この機能を有効にすると、グルー・ロジック・パフォーマンスの向上につながります。 |
|
Which timing/power optimization option do you want to use? |
|
使用するタイミングまたは消費電力の最適化オプションを指定します。このオプションは、 Agilex™ 7 デバイスで M20K のメモリータイプを選択している場合にのみ適用されます。 |