インテルのみ表示可能 — GUID: mtr1415669642850
Ixiasoft
1. システム・デバッグ・ツールの概要
2. Signal Tapロジック・アナライザーを使用したデザインのデバッグ
3. Signal Probeを使用した迅速なデザイン検証
4. 外部ロジック・アナライザーを使用したインシステム・デバッグ
5. メモリーおよび定数のインシステム変更
6. In-System Sources and Probesを使用したデザインのデバッグ
7. System Consoleを使用したデザインの解析とデバッグ
8. トランシーバー・リンクのデバッグ
9. インテル® Quartus® Primeプロ・エディション ユーザーガイド: デバッグツールのアーカイブ
A. インテル® Quartus® Primeプロ・エディション ユーザーガイド
2.1. Signal Tapロジック・アナライザー
2.2. Signal Tapロジック・アナライザーのタスクフローの概要
2.3. Signal Tapロジック・アナライザーのコンフィグレーション
2.4. トリガーの定義
2.5. デザインのコンパイル
2.6. ターゲットデバイスのプログラム
2.7. Signal Tapロジック・アナライザーの実行
2.8. キャプチャしたデータの表示、解析、および使用
2.9. Signal Tapロジック・アナライザーを使用したパーシャル・リコンフィグレーション・デザインのデバッグ
2.10. Signal Tapロジック・アナライザーを使用したブロックベースのデザインのデバッグ
2.11. その他の機能
2.12. デザイン例 : Signal Tapロジック・アナライザーの使用
2.13. カスタム・トリガー・フローのアプリケーション例
2.14. Signal Tapスクリプティングのサポート
2.15. Signal Tapロジック・アナライザーを使用したデザインのデバッグ 改訂履歴
5.1. ISMCEをサポートするIPコア
5.2. In-System Memory Content Editorを使用したデバッグフロー
5.3. デザイン内インスタンスのランタイム修正のイネーブル
5.4. In-System Memory Content Editorを使用したデバイスのプログラミング
5.5. メモリー・インスタンスのISMCEへのロード
5.6. メモリー内のロケーションのモニタリング
5.7. Hex Editorを使用したメモリー内容の編集
5.8. メモリーファイルのインポートおよびエクスポート
5.9. 複数のデバイスへのアクセス
5.10. スクリプティング・サポート
5.11. メモリーおよび定数のインシステム変更 改訂履歴
7.1. System Consoleの概要
7.2. System Consoleのデバッグフロー
7.3. System Consoleと相互作用するIPコア
7.4. System Consoleの起動
7.5. System ConsoleのGUI
7.6. System Consoleのコマンド
7.7. コマンドライン・モードでのSystem Consoleの実行
7.8. System Consoleサービス
7.9. System Consoleの例とチュートリアル
7.10. On-Board インテル® FPGAダウンロード・ケーブルIIのサポート
7.11. システム検証フローにおけるMATLAB*とSimulink*
7.12. 廃止予定のコマンド
7.13. System Consoleを使用したデザインの解析とデバッグ 改訂履歴
8.1. デバイスのサポート
8.2. Channel Manager
8.3. トランシーバー・デバッグ・フローの手順
8.4. トランシーバーをデバッグ可能にするためのデザイン変更
8.5. インテルFPGAにデザインをプログラムする
8.6. Transceiver Toolkitへのデザインのロード
8.7. ハードウェア・リソースのリンク
8.8. トランシーバー・チャネルの特定
8.9. トランシーバー・リンクの作成
8.10. リンクテストの実行
8.11. PMAアナログ設定の制御
8.12. ユーザー・インターフェイス設定リファレンス
8.13. 一般的なエラーのトラブルシューティング
8.14. APIリファレンスのスクリプティング
8.15. トランシーバー・リンクのデバッグ 改訂履歴
インテルのみ表示可能 — GUID: mtr1415669642850
Ixiasoft
7.11. システム検証フローにおけるMATLAB*とSimulink*
System Consoleでシステム開発をテストするには、MATLAB*およびSimulink*を使用します。また、システム検証フローを設定するには、インテル FPGA Hardware in the Loop (HIL) ツールを使用します。 この方法では、デザイン・ハードウェアを配置してリアルタイムで実行し、システム周辺のコンポーネントのシミュレーションをソフトウェア環境で行います。HILアプローチでは、ソフトウェア・ツールの柔軟性とハードウェアの実際の精度および速度を併用できます。ハードウェア・コンポーネントの段階的な追加をシステム検証テストベンチに対してすることができます。この手法を使用すると、統合プロセスをより細かく制御することが、システムの調整および検証時に可能になります。完全なシステムが統合されると、HILアプローチでは、スティミュラスをソフトウェアを介して提供し、システムの検証をさまざまなシナリオで行うことができます。
HILアプローチの利点
- 処理率の高いアルゴリズムの計算遅延を回避します。
- APIは、MATLAB*環境内のすべてのFPGAデザインの制御、デバッグ、視覚化、および検証に役立ちます。
- FPGAの結果のリードバックが、MATLAB*ソフトウェアによってされ、後の解析および表示に使用されます。
必要なツールおよびコンポーネント
- MATLAB*ソフトウェア
- DSP Builder forインテル FPGAソフトウェア
- インテル® Quartus® Prime開発ソフトウェア
- インテルFPGA
注: DSP Builder forインテルFPGAのインストレーション・バンドルには、System Console MATLAB* APIが含まれています。
図 99. ホストとターゲット間のループをセットアップするハードウェア
