インテル® Quartus® Primeプロ・エディション・ユーザーガイド: 消費電力の解析と最適化

ID 683174
日付 4/01/2019
Public
ドキュメント目次

2.4.1.4.1. Chip Plannerでのクロック詳細の表示

  1. Chip Plannerを開きます。(Tools > Chip Plannerの順にクリックします。)
  2. TaskペインのClock Reportsにある、Report Clock Detailsをダブルクリックします。
    図 25. Chip PlannerのTaskペイン
    図 26. Report Clock Details
  3. OKをクリックします。
    ReportペインはClockフォルダーを生成します。
  4. Clockフォルダーを展開し、Used spine clock regionsを選択してChip plannerをハイライトします。
  5. Layers SettingsペインでRegional/Periphery clock regionをオンにし、使用しているスパインクロック領域が範囲内にあるかを確認します。
    図 27. Chip Plannerにおけるクロックのハイライトこの例では、グローバル信号ではなくリージョナル・クロック領域を使用しています。