インテルのみ表示可能 — GUID: ivj1510161933946
Ixiasoft
1. High Bandwidth Memory (HBM2) Interface Intel FPGA IPについて
2. High Bandwidth Memoryの概要
3. インテル® Stratix® 10 HBM2のアーキテクチャー
4. High Bandwidth Memory (HBM2) Interface Intel FPGA IPの作成とパラメーター化
5. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
6. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのインターフェイス
7. High Bandwidth Memory (HBM2) Interface Intel FPGA IP Controllerのパフォーマンス
8. High Bandwidth Memory (HBM2) Interface Intel FPGA IPユーザーガイドのアーカイブ
9. High Bandwidth Memory (HBM2) Interface Intel FPGA IPユーザーガイドの改訂履歴
4.2.1. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのGeneralパラメーター
4.2.2. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのFPGA I/Oパラメーター
4.2.3. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのControllerパラメーター
4.2.4. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのDiagnosticパラメーター
4.2.5. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのExample Designsパラメーター
5.1. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのデザイン例
5.2. ModelSim* およびQuesta* によるHigh Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
5.3. Synopsys VCS* によるHigh Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
5.4. Riviera-PRO* によるHigh Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
5.5. Cadence NCSim*によるHigh Bandwidth Memory (HBM2) Interface FPGA IPのシミュレーション
5.6. Cadence Xcelium* Parallel SimulatorによるHigh Bandwidth Memory (HBM2) Interface FPGA IPのシミュレーション
5.7. 高効率のためのHigh Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
5.8. ユーザー・プロジェクトでインスタンス化されたHigh Bandwidth Memory (HBM2) Interface IPのシミュレーション
7.1. High Bandwidth Memory (HBM2) DRAMの帯域幅
7.2. High Bandwidth Memory (HBM2) Interface Intel FPGA IP HBM2 IPの効率
7.3. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのレイテンシー
7.4. High Bandwidth Memory (HBM2) Interface Intel FPGA IPのタイミング
7.5. High Bandwidth Memory (HBM2) Interface Inte FPGA IP DRAM温度の読み取り
インテルのみ表示可能 — GUID: ivj1510161933946
Ixiasoft
5.7. 高効率のためのHigh Bandwidth Memory (HBM2) Interface Intel FPGA IPのシミュレーション
デフォルトのトラフィック・パターンによって高効率が実現できます。これには、HBM2メモリー帯域幅を効率的に利用し、HBM2コントローラーとAXIユーザー・インターフェイスとの間のトラフィックの効率的なフローを提供します。
より高い効率を引き出すための主な手順は次のとおりです。
- ControllerタブでEnable Reorder Bufferをオフにします。Reorder Bufferでは、読み出しデータの並べ替えを行います。このときの順序は、発行された要求順です。
- Force traffic generator to issue different AXI Read/Write IDsおよびEnable Efficiency Test ModeをDiagnosticsタブでオンにします。このコンフィグレーションでは、トラフィック・ジェネレーターによって同時読み出しおよび書き込みトランザクションが発行されます。その結果、データ不一致の警告が表示される場合がありますが、これは無視できます。
- Use efficiency patternおよびEnable data check for efficiency measurementをDiagnosticsタブでオンにし、トラフィック・ジェネレーターで効率パターンを使用して、合成デザインとシミュレーション・デザインの両方をテストします。Read countとWrite countの値が等しいことを確認して、妥当性検査に合格するようにします。最良のHBM2効率を得るには、SequentialのSequence値を選択します。
次のセクションでは、General、Controller、およびDiagnosticタブのパラメーターについて説明します。このパラメーターは、高効率HBM2シミュレーションを実行するために必要なものです。次の図で示すパラメーター設定は、シングルチャネルHBM2コントローラーの高効率シミュレーション用です。
コントローラーの効率改善に関する詳細は、High Bandwidth Memory (HBM2) Interface Intel FPGA IPコントローラーのパフォーマンス を参照してください。
図 13. 高効率シミュレーションのためのControllerタブの設定

図 14. 高効率シミュレーションのためのDiagnosticsタブの設定
