インテルのみ表示可能 — GUID: sam1397225289179
Ixiasoft
5.4.1. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のコマンド・インターフェイス
5.4.2. アルテラモジュラーADC とアルテラモジュラー・デュアルADC の応答インターフェイス
5.4.3. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のしきい値インターフェイス
5.4.4. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のCSRインターフェイス
5.4.5. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のIRQ インターフェイス
5.4.6. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・クロック・インターフェイス
5.4.7. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・リセット・インターフェイス
5.4.8. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL クロック・インターフェイス
5.4.9. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL ロック・インターフェイス
インテルのみ表示可能 — GUID: sam1397225289179
Ixiasoft
2.1.1. ADC ブロックの位置
ADC ブロックは、 MAX® 10 デバイス外周部の左上の角に配置されています。
図 4. MAX® 10 04 と08 デバイスでのADC ブロックの位置
図 5. MAX® 10 16 デバイスでのADC ブロックの位置
図 6. MAX® 10 25、40 と50 デバイスでのADC ブロックの位置これらのデバイスのE144 パッケージが備えるADC ブロックは1 つのみです。