インテルのみ表示可能 — GUID: sam1399471368548
Ixiasoft
5.4.1. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のコマンド・インターフェイス
5.4.2. アルテラモジュラーADC とアルテラモジュラー・デュアルADC の応答インターフェイス
5.4.3. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のしきい値インターフェイス
5.4.4. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のCSRインターフェイス
5.4.5. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のIRQ インターフェイス
5.4.6. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・クロック・インターフェイス
5.4.7. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・リセット・インターフェイス
5.4.8. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL クロック・インターフェイス
5.4.9. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL ロック・インターフェイス
インテルのみ表示可能 — GUID: sam1399471368548
Ixiasoft
4.5. ADC デザインの完成
ADC デザインには、アルテラモジュラーADC IP コアを駆動するALTPLL IP コアが必要です。
関連情報の設定でALTPLL とアルテラモジュラーADC IP コアを生成します。
図 30. 基本的な MAX® 10 ADC デザイン
- デザインを、上記の図に示すように作成します。
- c0信号をALTPLL IP コアからアルテラモジュラーADC IP コアのADC _pll_clock_clkポートに接続します。
- locked信号をALTPLL IP コアからアルテラモジュラーADC IP コアのADC _pll_locked_exportポートに接続します。
- ADC を開始するための、ADC Avalon スレーブ・インターフェイスを作成します。