AN 784: PCI Express* リファレンス・デザインを使用した インテル® Arria® 10 デバイスのパーシャル・リコンフィグレーション

ID 683856
日付 11/06/2017
Public
ドキュメント目次

1.3.1.2. インテル® Arria® 10 DDR4外部メモリー・インターフェイスのIPコア

ddr4_emifロジックには、 インテル® Arria® 10 外部メモリー・インターフェイスのIPコアが含まれています。このIPコアは、1066.0 MHzで動作する64ビットのインターフェイスを備えたDDR4外部メモリーとインターフェイス接続します。また、IPコアは2 GBのDDR4 SDRAMメモリースペースも提供します。EMIFのAvalon-MMスレーブは300 MHzクロックで動作します。

次の表に、DDR4 HILOを備えた インテル® Arria® 10 GX FPGA開発キットのプリセットとは異なる インテル® Arria® 10 外部メモリー・インターフェイスIPコアのコンフィグレーション・フィールドをリストします。

表 4.   インテル® Arria® 10 DDR4外部メモリー・インターフェイスのIPコンフィグレーション
設定 パラメーター
Memory - Topology DQ width 64
DQ pins per DQS group 8
Number of DQS groups 8
Alert# pin placement Address/Commandピンを備えたI/Oレーン
Address/Command I/O lane of ALERT# 3
Pin index of ALERT# 0