AN 784: PCI Express* リファレンス・デザインを使用した インテル® Arria® 10 デバイスのパーシャル・リコンフィグレーション

ID 683856
日付 11/06/2017
Public
ドキュメント目次

1.5.3.2. アプリケーション例を使用したデザインのプログラミング

デバイスが0000:03:00.0でケーブル番号が1であると仮定します。

次の手順は、提供されたスクリプトを使用したデザインのプログラミングを表しています。

  1. デザインのコンパイル後にDDR accessペルソナの.sofファイルをプログラミングするには、Linuxシェルから次の内容を入力します。
    program-fpga-jtag -f=a10_pcie_devkit_cvp_ddr4_access.sof -c=1 -d=0000:03:00.0
  2. デザインの機能性を検証するには、Linuxシェルから次の内容を入力します。
    source/util/example_host/example_host_uio -d 0000:03:00.0
  3. デザインのコンパイル後にレジスターファイル・ペルソナの.rbfファイルをプログラミングするには、Linuxシェルから次の内容を入力します。
    program-fpga-pcie -f=a10_pcie_devkit_cvp_basic_dsp.pr_partition.rbf -d=0000:03: 00.0 -r=10000
  4. デザインの機能性を検証するには、Linuxシェルから次の内容を入力します。
    software/util/example_host/example_host_uio -d 0000:03:00.0
  5. デザインのコンパイル後にBasic arithmeticペルソナの.rbfファイルをプログラミングするには、Linuxシェルから次の内容を入力します。
    program-fpga-pcie -f=a10_pcie_devkit_cvp_basic_arithmetic.pr_partition.rbf -
    d=0000:03:00.0 -r=10000
  6. デザインの機能性を検証するには、Linuxシェルから次の内容を入力します。
    software/util/example_host/example_host_uio 0000:03:00.0