AN 778: インテル® Stratix® 10 Lタイル/ Hタイル・トランシーバーの使用

ID 683086
日付 4/21/2020
Public
ドキュメント目次

1.1.2.1. 結合トランシーバー・チャネル: VCCR_GXBおよびVCCT_GXBのガイドライン

表 2.  電圧要件トランシーバー・チャネルでx6/x24トランシーバー・クロック・ネットワークを介した結合が必要な場合、特定の電圧要件については次の表を参照してください。
チャネルの種類 トランシーバー・リンクの種類 データレート VCCR_GXB/VCCT_GXB Typical
      最小 標準 最大値
GX チップ間およびバックプレーン 1Gbpsから16Gbps 1V 1.03V 1.06V
16Gbpsから17.4Gbps 1.1V 1.12V 1.14V
GXT チップ間およびバックプレーン > 17.4Gbps 該当なし (結合はサポートされていません)

非結合トランシーバー・チャネルについては、 インテル® Stratix® 10デバイス・データシートの「トランシーバー電源の動作条件」を参照してください。