AN 778: インテル® Stratix® 10 Lタイル/ Hタイル・トランシーバーの使用

ID 683086
日付 4/21/2020
Public
ドキュメント目次

2.1.2. GXチャネル

インテル® Stratix® 10 GXのトランシーバー・チャネルでサポートするデータレートは、チップ間アプリケーションでは最大17.4Gbps、バックプレーン・アプリケーションでは12.5Gbpsです。

インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーのクロッキング・アーキテクチャーでは、結合と非結合のトランシーバー・チャネル・コンフィグレーションの両方をサポートします。チャネル結合を使用する目的は、複数のトランシーバー・チャネル間のクロックスキューの抑制です。 インテル® Stratix® 10トランシーバーの場合、結合という用語が指すのは、PMA結合およびPMA-PCS結合です。