外部メモリー・インターフェイス Agilex™ 7 FシリーズおよびIシリーズFPGA IPユーザーガイド

ID 683216
日付 3/29/2024
Public
ドキュメント目次

9.2. EMIF IPとともに生成される資料

I/Oのタイミング・クロージャーの評価に必要なSPICEシミュレーション・ファイルは、EMIF IPのファイルセットの一部として自動的に生成されます。

電気的な動作に影響するIPのオプションは、SPICEシミュレーション・デッキで消費されるパラメーターに変換され、アナログ・シミュレーションがIPのコンフィグレーションと一致することを保証しています。これらのパラメーターには次のものが含まれます。

  • FPGA
    • オンチップ終端設定
    • スルーレートとデエンファシスの設定
    • マルチランクのODT設定
    • メモリークロック周波数
    • クロックおよびストローブの設定と位相
    • IBISモデルのコンフィグレーション
  • メモリー
    • コンポーネントの数とトポロジー
    • IBISモデルのコンフィグレーション
    • クロックおよびストローブの設定と位相

生成されるSPICEシミュレーション・デッキでは、アドレス/コマンド・チャネル、FPGAからメモリーへの書き込みチャネル、およびメモリーからFPGAへの読み出しチャネルの評価が可能です。これらの各シミュレーションで得られるデータのアイをIPによって提供されるコンプライアンス・マスクに対して評価し、チャネルのクロストーク、ISI、および損失特性が目的の動作周波数に適しているかを判断します。

シミュレーション・デッキは、デフォルトの伝送ラインモデルをPCBのSパラメーターTouchstone抽出に置き換え、チャネルの評価ができるように構築されています。システムは、トレース長、ジオメトリー、および間隔に関するPCBのデザイン・ガイドラインに可能な限り厳密に従い、PCBの誘電体材料とスタックアップを決定していることを前提にしています。