F-Tile Avalon® Streaming Intel® FPGA IP for PCI Express* デザイン例ユーザーガイド

ID 683372
日付 7/14/2022
Public
ドキュメント目次

2.1.2. Programmed Input/Outputデザイン例のシミュレーション・テストベンチ

シミュレーション・テストベンチは、PIOデザイン例およびRoot Port BFMをインスタンス化して、ターゲットEndpointとインターフェイスします。

図 7. PCIe x16 PIOデザイン例シミュレーション・テストベンチのブロック図
図 8. PCIe x8x8 PIOデザイン例シミュレーション・テストベンチのブロック図
注: PCIe x8x8 PIO Design Exampleのシミュレーション・テストベンチは、1つのPCIe x8リンク用にコンフィグレーションされていますが、実際のデザインは2つのPCIe x8リンクを実装しています。
図 9. PCIe x8 PIOデザイン例シミュレーション・テストベンチのブロック図

テストプログラムは、オンチップメモリーの同じ位置からデータの書き込みと読み出しを行います。読み出したデータを期待される結果と比較します。エラーが発生しない場合、テストは「Simulation stopped due to successful completion」と報告します。