インテルのみ表示可能 — GUID: sam1403480129124
Ixiasoft
インテル® Cyclone® 10 GXデバイスの利点
インテル® Cyclone® 10 GXの機能についての要約
インテル® Cyclone® 10 GXで使用可能なオプション
インテル® Cyclone® 10 GXの最大リソース
インテル® Cyclone® 10 GXのパッケージプラン
インテル® Cyclone® 10 GXデバイスのI/Oバーティカル・マイグレーション
アダプティブ・ロジック・モジュール
可変精度DSPブロック
エンベデッド・メモリー・ブロック
クロック・ネットワークとPLLクロックソース
FPGA汎用I/O
外部メモリー・インターフェイス
PCIe Gen1およびGen2ハードIP
Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
低消費電力シリアル・トランシーバー
1.16. ダイナミック・リコンフィグレーション
エンハンスト・コンフィグレーションおよびプロトコル経由のコンフィグレーション
SEUエラーの検出と修正
消費電力管理
インクリメンタル・コンパイル
インテル® Cyclone® 10 GXデバイスの概要 改訂履歴
インテルのみ表示可能 — GUID: sam1403480129124
Ixiasoft
アダプティブ・ロジック・モジュール
インテル® Cyclone® 10 GXデバイスは、20 nm ALMをロジック・ファブリックの基本的なビルディング・ブロックとして使用しています。
ALMのアーキテクチャーには、前世代FPGAのものと同じアーキテクチャーが使用されており、効率的なロジック・ファンクションの実装、およびデバイス世代間におけるIPの変更が容易に実行可能です。
下の図に示すように、ALMは4つの専用レジスターを持つ分割可能な8入力ルック・アップ・テーブル (LUT) を使用して、レジスターを多く含むデザインにてタイミング収束を改善します。また、LUTアーキテクチャーごとに2つのレジスターが使用される従来のものと比較して、より多くのデザインを搭載することが可能です。
図 3. インテル® Cyclone® 10 GXデバイスのALM
インテル® Quartus® Prime開発ソフトウェア・プロ・エディションはALMロジック構造に従ってデザインを最適化し、 インテル® Cyclone® 10 GXALMアーキテクチャーにレガシーデザインを自動的にマッピングします。