インテルのみ表示可能 — GUID: sam1403480154962
Ixiasoft
インテル® Cyclone® 10 GXデバイスの利点
インテル® Cyclone® 10 GXの機能についての要約
インテル® Cyclone® 10 GXで使用可能なオプション
インテル® Cyclone® 10 GXの最大リソース
インテル® Cyclone® 10 GXのパッケージプラン
インテル® Cyclone® 10 GXデバイスのI/Oバーティカル・マイグレーション
アダプティブ・ロジック・モジュール
可変精度DSPブロック
エンベデッド・メモリー・ブロック
クロック・ネットワークとPLLクロックソース
FPGA汎用I/O
外部メモリー・インターフェイス
PCIe Gen1およびGen2ハードIP
Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
低消費電力シリアル・トランシーバー
1.16. ダイナミック・リコンフィグレーション
エンハンスト・コンフィグレーションおよびプロトコル経由のコンフィグレーション
SEUエラーの検出と修正
消費電力管理
インクリメンタル・コンパイル
インテル® Cyclone® 10 GXデバイスの概要 改訂履歴
インテルのみ表示可能 — GUID: sam1403480154962
Ixiasoft
クロック・ネットワークとPLLクロックソース
クロック・ネットワークのアーキテクチャーは、インテルのグローバル、リージョナル、およびペリフェラル・クロックのストラクチャーをベースにしています。このクロック・ストラクチャーは、専用クロック入力ピン、フラクショナル・クロック合成PLL、およびインテジャーI/O PLLでサポートされています。