インテルのみ表示可能 — GUID: sam1403480168276
Ixiasoft
インテル® Cyclone® 10 GXデバイスの利点
インテル® Cyclone® 10 GXの機能についての要約
インテル® Cyclone® 10 GXで使用可能なオプション
インテル® Cyclone® 10 GXの最大リソース
インテル® Cyclone® 10 GXのパッケージプラン
インテル® Cyclone® 10 GXデバイスのI/Oバーティカル・マイグレーション
アダプティブ・ロジック・モジュール
可変精度DSPブロック
エンベデッド・メモリー・ブロック
クロック・ネットワークとPLLクロックソース
FPGA汎用I/O
外部メモリー・インターフェイス
PCIe Gen1およびGen2ハードIP
Interlaken ならびに 10 Gbps イーサネット向けエンハンスト PCS ハード IP
低消費電力シリアル・トランシーバー
1.16. ダイナミック・リコンフィグレーション
エンハンスト・コンフィグレーションおよびプロトコル経由のコンフィグレーション
SEUエラーの検出と修正
消費電力管理
インクリメンタル・コンパイル
インテル® Cyclone® 10 GXデバイスの概要 改訂履歴
インテルのみ表示可能 — GUID: sam1403480168276
Ixiasoft
PCIe Gen1およびGen2ハードIP
インテル® Cyclone® 10 GXデバイスは、高性能かつ使いやすいように設計されたPCIeハードIPを備えています。
- PCIeスタックのすべての層を含みます—トランザクション層、データリンク層、物理層
- x1、 x2、x4レーンのコンフィグレーションにおいてPCIe Gen2エンドポイントおよびルートポートをサポートします5.
- コアロジックから独立して動作します—CvP (Configuration via Protocol) オプションを使用すれば、 インテル® Cyclone® 10 GXデバイスが残りのFPGA部分に対してプログラミング・ファイルのロードを完了させる間に、PCIeリンクが100ms以内でリンク・トレーニングを起動し完了させることが可能となります
- ECCを使用する、改良版エンドツーエンド・データパス保護を提供しています
- Gen1、およびGen2スピードでPCIeを使用するFPGA CvP (Configuration via Protocol) をサポートしています。
5 PCIeハードIPの場合、x2レーンのコンフィグレーションだけが10CX085、10CX105、10CX150、10CX220デバイスのU484パッケージ、および10CX085デバイスのF672パッケージに対して使用可能です。 package of the