インテルのみ表示可能 — GUID: sam1412835926615
Ixiasoft
3.1. ガイドライン : VREFソースとVREFピン
3.2. ガイドライン : 3.0 Vインターフェイスでのデバイスの絶対最大定格の観察
3.3. ガイドライン:電圧リファレンス形式および非電圧リファレンス形式のI/O規格
3.4. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
3.5. ガイドライン : 最大 DC 電流制限
3.6. ガイドライン: 3つのVI/Oバンクすべてに1つの電圧のみを使用
3.7. ガイドライン: インテル® Stratix® 10 TX 400のI/O規格の制限
3.8. ガイドライン: Intel® Stratix® 10 GX 400そしてSX 400のI/O規格の制限
インテルのみ表示可能 — GUID: sam1412835926615
Ixiasoft
4.4.1. GPIO IPコア合成可能 インテル® Quartus® Primeデザイン例
合成可能なデザイン例は、 インテル® Quartus® Primeプロジェクトでプラットフォーム・デザイナー に含めることができるシステムのコンパイル可能です。
デザイン例の生成と使用
合成可能な インテル® Quartus® Prime デザイン例をソースファイルから生成するには、デザイン例のディレクトリーで以下のコマンドを実行します。
quartus_sh -t make_qii_design.tcl
使用するデバイスを正確に指定するには、次のコマンドを実行します。
quartus_sh -t make_qii_design.tcl [device_name]
TCL スクリプトは、ed_synth.qpf プロジェクト・ファイルを含むqii ディレクトリーを作成します。 インテル® Quartus® Prime ソフトウェアでこのプロジェクトを開いてコンパイルすることができます。