インテルのみ表示可能 — GUID: sam1412835915636
Ixiasoft
3.1. ガイドライン : VREFソースとVREFピン
3.2. ガイドライン : 3.0 Vインターフェイスでのデバイスの絶対最大定格の観察
3.3. ガイドライン:電圧リファレンス形式および非電圧リファレンス形式のI/O規格
3.4. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
3.5. ガイドライン : 最大 DC 電流制限
3.6. ガイドライン: 3つのVI/Oバンクすべてに1つの電圧のみを使用
3.7. ガイドライン: インテル® Stratix® 10 TX 400のI/O規格の制限
3.8. ガイドライン: Intel® Stratix® 10 GX 400そしてSX 400のI/O規格の制限
インテルのみ表示可能 — GUID: sam1412835915636
Ixiasoft
4.3.3.3. シングル・データ・レートの出力レジスター
図 35. シングル・データ・レートの出力レジスター
コマンド | コマンドの例 | 内容 |
---|---|---|
create_clock and create_generated_clock | create_clock -name sdr_out_clk -period "100 MHz" sdr_out_clk create_generated_clock -source sdr_out_clk -name sdr_out_outclk sdr_out_outclk |
これらのSDCコマンドは、ソース・クロックと出力クロックが送信される生成します。 |
set_output_delay | set_output_delay -clock sdr_out_clk 0.45 sdr_out_data | 送信する出力クロックに対して送信する出力データを分析するようにタイミング・アナライザー に指示します。 |