インテルのみ表示可能 — GUID: glk1602633525744
Ixiasoft
1. PCI Express向けRタイル Avalon® Streamingインテル FPGA IPについて
2. IPアーキテクチャーおよび機能の説明
3. 高度な機能
4. インターフェイス
5. パラメーター
6. トラブルシューティング/デバッグ
7. PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイドのアーカイブ
8. PCI Express向けRタイル Avalon® Streaming インテルFPGA IPユーザーガイドの文書改訂履歴
A. コンフィグレーション・スペース・レジスター
B. ルートポートの列挙
C. エンドポイント・モードでのアドレス変換サービス (ATS) の実装
D. TLPバイパスモードでのユーザー・アプリケーションへのパケット転送
3.2.2.5.1. VirtIO Common Configuration Capability Register (アドレス: 0x012)
3.2.2.5.2. VirtIO Common Configuration BAR Indicator Register (アドレス: 0x013)
3.2.2.5.3. VirtIO Common Configuration BAR Offset Register (アドレス: 0x014)
3.2.2.5.4. VirtIO Common Configuration Structure Length Register (アドレス: 0x015)
3.2.2.5.5. VirtIO Notifications Capability Register (アドレス: 0x016)
3.2.2.5.6. VirtIO Notifications BAR Indicator Register (アドレス: 0x017)
3.2.2.5.7. VirtIO Notifications BAR Offset Register (アドレス: 0x018)
3.2.2.5.8. VirtIO Notifications Structure Length Register (アドレス: 0x019)
3.2.2.5.9. VirtIO Notifications Notify Off Multiplier Register (アドレス: 0x01A)
3.2.2.5.10. VirtIO ISR Status Capability Register Register (アドレス: 0x02F)
3.2.2.5.11. VirtIO ISR Status BAR Indicator Register (アドレス: 0x030)
3.2.2.5.12. VirtIO ISR Status BAR Offset Register (アドレス: 0x031)
3.2.2.5.13. VirtIO ISR Status Structure Length Register (アドレス: 0x032)
3.2.2.5.14. VirtIO Device Specific Capability Register (アドレス: 0x033)
3.2.2.5.15. VirtIO Device Specific BAR Indicator Register (アドレス: 0x034)
3.2.2.5.16. VirtIO Device Specific BAR Offset Register (アドレス0x035)
3.2.2.5.17. VirtIO Device Specific Structure Length Register (アドレス: 0x036)
3.2.2.5.18. VirtIO PCI Configuration Access Capability Register (アドレス: 0x037)
3.2.2.5.19. VirtIO PCI Configuration Access BAR Indicator Register (アドレス: 0x038)
3.2.2.5.20. VirtIO PCI Configuration Access BAR Offset Register (アドレス: 0x039)
3.2.2.5.21. VirtIO PCI Configuration Access Structure Length Register (アドレス: 0x03A)
3.2.2.5.22. VirtIO PCI Configuration Access Data Register (アドレス: 0x03B)
4.3.1. Avalon® Streamingインターフェイス
4.3.2. 精密時間測定インターフェイス (エンドポイントのみ)
4.3.3. 割り込みインターフェイス
4.3.4. ハードIPリコンフィグレーション・インターフェイス
4.3.5. エラー・インターフェイス
4.3.6. コンプリーション・タイムアウト・インターフェイス
4.3.7. コンフィグレーション・インターセプト・インターフェイス
4.3.8. パワー・マネジメント・インターフェイス
4.3.9. ハードIPステータス・インターフェイス
4.3.10. ページ・リクエスト・サービス (PRS) インターフェイス (エンドポイントのみ)
4.3.11. ファンクション・レベル・リセット (FLR) インターフェイス (エンドポイントのみ)
4.3.12. SR-IOV VFエラー・フラグ・インターフェイス (エンドポイントのみ)
4.3.13. 汎用VSECインターフェイス
5.2.3.1. Deviceの機能
5.2.3.2. VirtIOのパラメーター
5.2.3.3. Linkの機能
5.2.3.4. Legacy Interrupt Pin Register
5.2.3.5. MSI機能
5.2.3.6. MSI-Xの機能
5.2.3.7. Slotの機能
5.2.3.8. Latency Tolerance Reporting (LTR)
5.2.3.9. Process Address Space ID (PASID)
5.2.3.10. Device Serial Numberの機能
5.2.3.11. Page Request Service (PRS)
5.2.3.12. Access Control Service (ACS)
5.2.3.13. Power Management
5.2.3.14. Vendor Specific Extended Capability (VSEC) Register
5.2.3.15. TLP Processing Hints (TPH)
5.2.3.16. Address Translation Services (ATS) の機能
5.2.3.17. Precision Time Management (PTM)
インテルのみ表示可能 — GUID: glk1602633525744
Ixiasoft
4.4.4. デスキュー信号
PIPE Directモードでは、EMIBを通過する際に導入されたレーン間のスキューは、PHYラッパーによりすべて除去されます。専用のデスキューマーカーを使って、EMIBによって導入されたマルチレーン・ スキューを検出して補正します。デスキューロジックは、最大3サイクルの並列スキューに対応可能です。コールド/ウォーム/ホットリセットまたはCvP更新の後に、デスキュープロセスが開始します。
ユーザー・アプリケーション・ロジックでは、デスキューマーカーの送信を16クロックサイクルごとに行う必要があります。この目的は、EMIBチャネルのデータのデスキューです。PHYデスキューロジックでは、デスキューマーカーを受信するたびにデスキュープロセスを実行します。
PIPE Direct TXデスキューバンドル | オクテット1 | オクテット0 | ||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
レーン15 | レーン14 | レーン13 | レーン12 | レーン11 | レーン10 | レーン9 | レーン8 | レーン7 | レーン6 | レーン5 | レーン4 | レーン3 | レーン2 | レーン1 | レーン0 | |
1X16 | Octet1_Dsk_0 | Octet0_Dsk_0 | ||||||||||||||
2X8 | Octet1_Dsk_0 | Octet0_Dsk_0 | ||||||||||||||
4X4 | Octet1_Dsk_2 | Octet1_Dsk_0 | Octet0_Dsk_2 | Octet0_Dsk_0 | ||||||||||||
8X2 | Octet1_Dsk_3 | Octet1_Dsk_2 | Octet1_Dsk_1 | Octet1_Dsk_0 | Octet0_Dsk_3 | Octet0_Dsk_2 | Octet0_Dsk_1 | Octet0_Dsk_0 | ||||||||
16X1 | TXデスキューなし | |||||||||||||||
2X4; 1X8 | Octet1_Dsk_2 | Octet1_Dsk_0 | Octet0_Dsk_0 | |||||||||||||
4X2; 1X8 | Octet1_Dsk_3 | Octet1_Dsk_2 | Octet1_Dsk_1 | Octet1_Dsk_0 | Octet0_Dsk_0 | |||||||||||
8X1; 1X8 | TXデスキューなし | Octet0_Dsk_0 | ||||||||||||||
1X8; 2X4 | Octet1_Dsk_0 | Octet0_Dsk_2 | Octet0_Dsk_0 | |||||||||||||
4X2; 2X4 | Octet1_Dsk_3 | Octet1_Dsk_2 | Octet1_Dsk_1 | Octet1_Dsk_0 | Octet0_Dsk_2 | Octet0_Dsk_0 | ||||||||||
8X1; 2X4 | TXデスキューなし | Octet0_Dsk_0 | Octet0_Dsk_0 | |||||||||||||
1X8; 4X2 | Octet1_Dsk_0 | Octet0_Dsk_3 | Octet0_Dsk_2 | Octet0_Dsk_1 | Octet0_Dsk_0 | |||||||||||
2X4; 4X2 | Octet1_Dsk_2 | Octet1_Dsk_0 | Octet0_Dsk_3 | Octet0_Dsk_2 | Octet0_Dsk_1 | Octet0_Dsk_0 | ||||||||||
8X1; 4X2 | TXデスキューなし | Octet0_Dsk_3 | Octet0_Dsk_2 | Octet0_Dsk_1 | Octet0_Dsk_0 | |||||||||||
1X8; 8X1 | Octet1_Dsk_0 | TXデスキューなし | ||||||||||||||
2X4; 8X1 | Octet1_Dsk_2 | Octet1_Dsk_0 | TXデスキューなし | |||||||||||||
4X2; 8X1 | Octet1_Dsk_3 | Octet1_Dsk_2 | Octet1_Dsk_1 | Octet1_Dsk_0 | TXデスキューなし |