インテルのみ表示可能 — GUID: upy1651192660278
Ixiasoft
1. PCI Express向けRタイル Avalon® Streamingインテル FPGA IPについて
2. IPアーキテクチャーおよび機能の説明
3. 高度な機能
4. インターフェイス
5. パラメーター
6. トラブルシューティング/デバッグ
7. PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイドのアーカイブ
8. PCI Express向けRタイル Avalon® Streaming インテルFPGA IPユーザーガイドの文書改訂履歴
A. コンフィグレーション・スペース・レジスター
B. ルートポートの列挙
C. エンドポイント・モードでのアドレス変換サービス (ATS) の実装
D. TLPバイパスモードでのユーザー・アプリケーションへのパケット転送
3.2.2.5.1. VirtIO Common Configuration Capability Register (アドレス: 0x012)
3.2.2.5.2. VirtIO Common Configuration BAR Indicator Register (アドレス: 0x013)
3.2.2.5.3. VirtIO Common Configuration BAR Offset Register (アドレス: 0x014)
3.2.2.5.4. VirtIO Common Configuration Structure Length Register (アドレス: 0x015)
3.2.2.5.5. VirtIO Notifications Capability Register (アドレス: 0x016)
3.2.2.5.6. VirtIO Notifications BAR Indicator Register (アドレス: 0x017)
3.2.2.5.7. VirtIO Notifications BAR Offset Register (アドレス: 0x018)
3.2.2.5.8. VirtIO Notifications Structure Length Register (アドレス: 0x019)
3.2.2.5.9. VirtIO Notifications Notify Off Multiplier Register (アドレス: 0x01A)
3.2.2.5.10. VirtIO ISR Status Capability Register Register (アドレス: 0x02F)
3.2.2.5.11. VirtIO ISR Status BAR Indicator Register (アドレス: 0x030)
3.2.2.5.12. VirtIO ISR Status BAR Offset Register (アドレス: 0x031)
3.2.2.5.13. VirtIO ISR Status Structure Length Register (アドレス: 0x032)
3.2.2.5.14. VirtIO Device Specific Capability Register (アドレス: 0x033)
3.2.2.5.15. VirtIO Device Specific BAR Indicator Register (アドレス: 0x034)
3.2.2.5.16. VirtIO Device Specific BAR Offset Register (アドレス0x035)
3.2.2.5.17. VirtIO Device Specific Structure Length Register (アドレス: 0x036)
3.2.2.5.18. VirtIO PCI Configuration Access Capability Register (アドレス: 0x037)
3.2.2.5.19. VirtIO PCI Configuration Access BAR Indicator Register (アドレス: 0x038)
3.2.2.5.20. VirtIO PCI Configuration Access BAR Offset Register (アドレス: 0x039)
3.2.2.5.21. VirtIO PCI Configuration Access Structure Length Register (アドレス: 0x03A)
3.2.2.5.22. VirtIO PCI Configuration Access Data Register (アドレス: 0x03B)
4.3.1. Avalon® Streamingインターフェイス
4.3.2. 精密時間測定インターフェイス (エンドポイントのみ)
4.3.3. 割り込みインターフェイス
4.3.4. ハードIPリコンフィグレーション・インターフェイス
4.3.5. エラー・インターフェイス
4.3.6. コンプリーション・タイムアウト・インターフェイス
4.3.7. コンフィグレーション・インターセプト・インターフェイス
4.3.8. パワー・マネジメント・インターフェイス
4.3.9. ハードIPステータス・インターフェイス
4.3.10. ページ・リクエスト・サービス (PRS) インターフェイス (エンドポイントのみ)
4.3.11. ファンクション・レベル・リセット (FLR) インターフェイス (エンドポイントのみ)
4.3.12. SR-IOV VFエラー・フラグ・インターフェイス (エンドポイントのみ)
4.3.13. 汎用VSECインターフェイス
5.2.3.1. Deviceの機能
5.2.3.2. VirtIOのパラメーター
5.2.3.3. Linkの機能
5.2.3.4. Legacy Interrupt Pin Register
5.2.3.5. MSI機能
5.2.3.6. MSI-Xの機能
5.2.3.7. Slotの機能
5.2.3.8. Latency Tolerance Reporting (LTR)
5.2.3.9. Process Address Space ID (PASID)
5.2.3.10. Device Serial Numberの機能
5.2.3.11. Page Request Service (PRS)
5.2.3.12. Access Control Service (ACS)
5.2.3.13. Power Management
5.2.3.14. Vendor Specific Extended Capability (VSEC) Register
5.2.3.15. TLP Processing Hints (TPH)
5.2.3.16. Address Translation Services (ATS) の機能
5.2.3.17. Precision Time Management (PTM)
インテルのみ表示可能 — GUID: upy1651192660278
Ixiasoft
6.6.4.2. イベントカウンター
このタブでは、リンクレベルで発生するイベントの読み出しができます。イベントの例には、各ポートの受信エラー数、フレーミング・エラーなどがあります。各イベントカウンターのリストの最後にあるClear PX counterボタンを使用すると、カウンターがリセットされます。また、次の点に注意してください。
- すべての情報は読み出し専用です。
- 各レーンの関連するカウンターは、ロジックレーンに対応します。
- Refresh Event Counterボタンを使用して、イベントカウンターのレジスターを読み出します。
グループ | カウンターサイズ | 詳細 |
---|---|---|
0 | 4ビット | Elastic Buffer (EBUF) Overflow |
Elastic Buffer (EBUF) Under-run | ||
Decode Error | ||
Running Disparity Error | ||
Gen3 (G3) SKP OS Parity Error | ||
Gen3 - Gen5 (G3-G5) SYNC Header Error | ||
Rx Valid deassert w/o EIOS | ||
CTL SKP OS Parity Error | ||
1st Retimer Parity Error | ||
2nd Retimer Parity Error | ||
Gen4 (G4) Margin CRC & Parity Error | ||
1 | 8ビット | Detect Electrical Idle (EI) Inferred |
Receiver Error | ||
Rx Recovery Request | ||
N_FTS Timeout | ||
Gen3 (G3) Framing Error | ||
Deskew Error | ||
2 | 8ビット | Bad TLP |
LCRC Error | ||
Bad DLLP | ||
Replay Number Rollover | ||
Replay Timeout | ||
Rx Nak DLLP | ||
Tx Nak DLLP | ||
Retry TLP | ||
3 | 8ビット | Flow Control (FC) Timeout |
Poisoned TLP | ||
CRCエラー | ||
Unsupported Request | ||
Completer Abort | ||
コンプリーションのタイムアウト | ||
4 | 4ビット | Elastic Buffer (EBUF) SKP Addition |
Elastic Buffer (EBUF) SKP Deletion | ||
5 | 32ビット | L0 to Recovery |
L1 to Recovery | ||
ASPM L1 Reject | ||
L1 Entry | ||
L2 Entry | ||
Speed Change | ||
Link Width Change | ||
6 | 32ビット | Tx Ack DLLP |
Tx Update Flow Control (FC) DLLP | ||
Rx Ack DLLP | ||
Rx Update Flow Control (FC) DLLP | ||
Rx Nullified TLP | ||
Tx Nullified TLP | ||
Rx Duplicate TLP | ||
7 | 32ビット | Tx Memory Write |
Tx Memory Read TLP | ||
Tx Configuration Write TLP | ||
Tx Configuration Read TLP | ||
Tx IO Write TLP | ||
Tx IO Read TLP | ||
Tx Completion without Data TLP | ||
Tx Completion with Data TLP | ||
Tx Message TLP (VC Only) TLP | ||
Tx Atomic TLP | ||
Tx TLP with Prefix | ||
Rx Memory Write TLP | ||
Rx Memory Read TLP | ||
Rx Configuration Write TLP | ||
Rx Configuration Read TLP | ||
Rx IO Write TLP | ||
Rx IO Read TLP | ||
Rx Completion without Data TLP | ||
Rx Completion with Data TLP | ||
Rx Message TLP (VC Only) TLP | ||
Rx Atomic TLP | ||
Rx TLP with Prefix |