AN 754:インテル®の低消費電力FPGAにおける受動抵抗ネットワークを使用するMIPI D-PHYソリューション

ID 683092
日付 4/03/2019
Public
ドキュメント目次

トランスミッターとしてのFPGA: Cyclone® IVおよび インテル® Cyclone® 10 LPデバイスを使用したシミュレーション結果

図 15. MIPI D-PHYのレシーバ・ダイにおいて840 Mbpsで計測した Cyclone® IVおよび インテル® Cyclone® 10 LP HS-TXモードのアイ・ダイアグラムTrue(P)信号およびInverted(N)信号は紫と青で表示されます。差動信号(P-N)は緑で表示されます。
図 16. LP11およびLP00ステートに対し Cyclone® IV FPGA のレシーバー・ダイにおいて10 Mbpsで計測したLP-RXモードの波形図DP信号はピンク、そしてDN信号は黄で表示されます。DN信号(黄)はDP信号(ピンク)と重複しますが、これは両信号が同じステートLP11、LP00)にドライブされているためです。
図 17. LP10およびLP01ステートに対し Cyclone® IV FPGA のレシーバ・ダイにおいて10 Mbpsで計測したLP-RXモードの波形図DP信号とDN信号は重複しません。これは両信号が位相(LP10、LP01)からドライブ・アウトされるためです。