インテルのみ表示可能 — GUID: mcn1448734763087
Ixiasoft
トランスミッタとしてのFPGA: Cyclone® Vデバイスを使用した場合のシミュレーション結果
図 18. MIPI D-PHYレシーバ・ダイにおいて840 Mbpsで計測した Cyclone® V HS-TXモードのアイ・ダイアグラムTrue(P)信号およびInverted(N)信号は紫と橙で表示されます。差動信号(P-N)は赤で表示されます。
図 19. LP11およびLP00ステートのMIPI D-PHYレシーバ・ダイにおいて10 Mbpsで計測した Cyclone® V LP-TXモードの波形図DP信号は黄、そしてDN信号は青で表示されます。DN信号(青)はDP信号(黄)と重複しますが、これは両信号が同じステートLP11、LP00)にドライブされているためです。
図 20. LP10およびLP01ステートのMIPI D-PHYレシーバ・ダイにおいて10 Mbpsで計測した Cyclone® V LP-TXモードの波形図DP信号とDN信号は重複しません。これは両信号が位相(LP10、LP01)からドライブ・アウトされるためです。