インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

外部コンフィグレーション・クロック・ソースの要件

表 78.  外部コンフィグレーション・クロック・ソース (OSC_CLK_1) のクロック入力要件 — 暫定版
説明 外部クロックソース 最小値 通常値 最大値 単位
クロック入力周波数 119 VCCIO_SDMによる電源供給 25/100/125 MHz
クロック入力ジッター許容値 2 %
クロック入力デューティーサイクル 45 50 55 %
119 許容可能なクロック周波数は、25 MHz、100 MHz、および125 MHzのみです。範囲内のこれ以外の周波数はサポートされていません。