インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

HPS NANDのタイミング特性– 暫定版

表 73.   インテル®® Stratix®® 10 デバイスのNAND ONFI 1.0のタイミング要件
シンボル 説明 最小値 最大値 単位
TWP 117 ライト・イネーブル・パルス幅 10 ns
TWH 117 ライト・イネーブル・ホールドタイム 7 ns
TRP 117 リード・イネーブル・パルス幅 10 ns
TREH 117 リード・イネーブル・ホールドタイム 7 ns
TCLS 117 ライト・イネーブル・セットアップ・タイムへのコマンド・ラッチ・イネーブル 10 ns
TCLH 117 ライト・イネーブル・ホールド・タイムへのコマンド・ラッチ・イネーブル 5 ns
TCS 117 ライト・イネーブル・セットアップ・タイムへのチップ・イネーブル 15 ns
TCH 117 ライト・イネーブル・ホールド・タイムへのチップ・イネーブル 5 ns
TALS 117 ライト・イネーブル・セットアップ・タイムへのアドレス・ラッチ・イネーブル 10 ns
TALH 117 ライト・イネーブル・ホールド・タイムへのアドレス・ラッチ・イネーブル 5 ns
TDS 117 ライト・イネーブル・セットアップ・タイムへのデータ 7 ns
TDH 117 ライト・イネーブル・ホールド・タイムへのデータ 5 ns
TWB 117 R/B Lowへのライト・イネーブルHigh 200 ns
TCEA データ・アクセス・タイムへのチップ・イネーブル 100 ns
TREA データ・アクセス・タイムへのリード・イネーブル 40 ns
TRHZ データ・ハイ・インピーダンスへのリード・イネーブル 200 ns
TRR ライト・イネーブルLowへのReady 20 ns
図 16. NANDコマンドラッチのタイミング図
図 17. NANDアドレスラッチのタイミング図
図 18. NANDデータ出力サイクルのタイミング図
図 19. NANDデータ入力サイクルのタイミング図
図 20. Extended Data Output (EDO) サイクルに向けたNANDデータ入力タイミング図
図 21. NANDリードステータスのタイミング図
図 22. NANDリード・ステータス・エンハンストのタイミング図
117 このタイミングはソフトウェアでプログラム可能です。NANDフラッシュ・コントローラーのソフトウェアでプログラムが可能な情報を確認するには、Stratix 10 Hard Processor System Technical Reference ManualNAND Flash Controllerの章を参照してください。