インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

1.2.5.5. DQSロジックブロックの仕様

表 56.   Stratix® 10 デバイスに搭載されたDLL遅延クロック (tDQS_PSERR) のDQS位相シフト誤差の仕様 — 暫定版この誤差仕様は、絶対最大および最小誤差です。
シンボル 性能 単位
–1スピードグレード –2スピードグレード –3スピードグレード
tDQS_PSERR 4 6 8 ps