インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

HPS GPIOインターフェイス– 暫定版

汎用I/O (GPIO) インターフェイスには、信号グリッチを除去する目的でデバウンス回路が内蔵されています。デバウンスクロック周波数の範囲は125Hz~32kHzです。最小パルス幅は1デバウンス・クロック・サイクルで、最小検出可能GPIOパルス幅は (32 kHzにおいて) 62.5μsです。 2デバウンス・クロック・サイクルより短いパルスは、GPIOペリフェラルによってフィルターされます。

外部信号が1クロックサイクル未満でGPIOにドライブされると、外部信号はフィルターされます。外部信号が1クロックサイクルと2クロックサイクルの間にある場合、外部信号がフィルターされるかどうかはその信号の位相に依存します。外部信号が2クロックサイクルを超える場合、外部信号はフィルターされません。