インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

HPSプログラマブルI/Oのタイミング特性– 暫定版

表 76.   インテル®® Stratix®® 10 デバイスのプログラマブルI/O遅延
プログラマブル遅延 説明 最小値 通常値 118 最大値 単位
0 遅延ステップ1 TBD TBD TBD ps
1 遅延ステップ2 TBD TBD TBD ps
2 遅延ステップ3 TBD TBD TBD ps
3 遅延ステップ4 TBD TBD TBD ps
4 遅延ステップ5 TBD TBD TBD ps
5 遅延ステップ6 TBD TBD TBD ps
6 遅延ステップ7 TBD TBD TBD ps
7 遅延ステップ8 TBD TBD TBD ps
8 遅延ステップ9 TBD TBD TBD ps
9 遅延ステップ10 TBD TBD TBD ps
10 遅延ステップ11 TBD TBD TBD ps
11 遅延ステップ12 TBD TBD TBD ps
12 遅延ステップ13 TBD TBD TBD ps
13 遅延ステップ14 TBD TBD TBD ps
14 遅延ステップ15 TBD TBD TBD ps
15 遅延ステップ16 TBD TBD TBD ps

遅延ステップの回数は、(I/O 0~47であればio0_delay~io47_delayに) I/O遅延レジスターを調整することでプログラム可能です。

118 各遅延ステップは約150 psです。