インテル® Stratix® 10 デバイス・データシート

ID 683181
日付 8/04/2017
Public
ドキュメント目次

シングルエンドSSTLおよびHSTL I/Oリファレンス電圧の仕様

表 14.   Stratix® 10 デバイス向けシングルエンドSSTL、HSTL、およびHSUL I/Oリファレンス電圧の仕様 — 暫定版
I/O規格 VCCIO (V) VREF (V) VTT (V)
最小値 通常値 最大値 最小値 通常値 最大値 最小値 通常値 最大値
SSTL–18 
Class I、II 1.71 1.8 1.89 0.833 0.9 0.969 VREF –0.04 VREF VREF + 0.04
SSTL–15 
Class I、II 1.425 1.5 1.575 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO
SSTL–135 
Class I、II 1.283 1.35 1.45 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO
SSTL–125 
Class I、II 1.19 1.25 1.31 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO
HSTL–18 
Class I、II 1.71 1.8 1.89 0.85 0.9 0.95 VCCIO /2
HSTL–15 
Class I、II 1.425 1.5 1.575 0.68 0.75 0.9 VCCIO /2
HSTL–12 
Class I、II 1.14 1.2 1.26 0.47 × VCCIO 0.5 × VCCIO 0.53 × VCCIO VCCIO /2
HSUL–12 1.14 1.2 1.3 0.49 × VCCIO 0.5 × VCCIO 0.51 × VCCIO
POD12 1.16 1.2 1.24 内部キャリブレーション済み VCCIO