インテル® MAX® 10 FPGAコンフィグレーション・ユーザーガイド

ID 683865
日付 1/07/2019
Public
ドキュメント目次

5.2. デュアル・コンフィグレーション インテル® FPGA IPコアのパラメーター

表 35.  インテルMAX 10のデュアル・コンフィグレーション インテル® FPGA IPコアのパラメーター
パラメーター 説明
Clock frequency 最大80 MHz RU_nRSTIMER信号とRU_nCONFIG信号をアサートするサイクル数を指定します。最大RU_CLKが40 MHzの場合、デュアル・コンフィグレーション インテル® FPGA IPコアの動作制限は、ハードウェアの制限の2倍に等しい最大80 MHzとなります。これはデュアル・コンフィグレーション インテル® FPGA IPコアが入力周波数の半分のレートでRU_CLKが生成されることが原因です。