F-Tile JESD204C インテル® FPGA IPデザイン例ユーザーガイド

ID 691269
日付 12/27/2024
Public
ドキュメント目次

3.1.4. IOPLL

IOPLL は、frame_clklink_clk の生成に必要となるクロックを生成します。PLL へのリファレンス・クロックは設定可能ですが、データレート/係数 33 に制限されます。
  • 24.33024 Gbps のデータレートをサポートするデザイン例の場合、frame_clklink_clk のクロックレートは 368.64 MHz です。
  • 32 Gbps のデータレートをサポートするデザイン例の場合、frame_clklink_clk のクロックレートは 484.848 MHz です。