Intel Agilex® 7デバイスファミリーのピン接続ガイドライン: FシリーズおよびIシリーズ

ID 683112
日付 6/26/2023
Public
ドキュメント目次

1.7.12. HPS UARTピン

注: インテル® では、 インテル® Quartus® Primeデザインを作成し、デバイスのI/O割り当てを入力して、デザインをコンパイルすることをお勧めします。 インテル® Quartus® Prime開発ソフトウェアによるピン接続のチェックは、I/O割り当ておよび配置規則に従って行われます。この規則は、デバイスの集積度、パッケージ、I/O割り当て、電圧割り当て、および本文書またはデバイス・ハンドブックに完全には記載されていないその他の要因によって、デバイスごとに異なります。
表 33.  HPS UARTピン Intel Agilex® 7 HPS用には2つのUARTコントローラー (UART0とUART1) があります。
HPSピンの機能 ピンの説明と接続ガイドライン ピンの種類 有効な割り当て (いずれか1つのグループから選択)
Group 1 Group 2 Group 3
UART0_CTS_N

UART0 Clear to Send

これはアクティブLow信号です。

入力 HPS_IOA_1 HPS_IOA_21 HPS_IOB_1
UART0_RTS_N

UART0 Request to Send

これはアクティブLow信号です。

出力 HPS_IOA_2 HPS_IOA_22 HPS_IOB_2
UART0_TX UART0 Transmit 出力 HPS_IOA_3 HPS_IOA_23 HPS_IOB_3
UART0_RX UART0 Receive 入力 HPS_IOA_4 HPS_IOA_24 HPS_IOB_4
UART1_CTS_N

UART1 Clear to Send

これはアクティブLow信号です。

入力 HPS_IOA_5 HPS_IOB_5 HPS_IOB_17
UART1_RTS_N

UART1 Request to Send

これはアクティブLow信号です。

出力 HPS_IOA_6 HPS_IOB_6 HPS_IOB_18
UART1_TX UART1 Transmit 出力 HPS_IOA_7 HPS_IOB_7 HPS_IOB_15
UART1_RX UART1 Receive 入力 HPS_IOA_8 HPS_IOB_8 HPS_IOB_16