Intel Agilex® 7デバイスファミリーのピン接続ガイドライン: FシリーズおよびIシリーズ

ID 683112
日付 6/26/2023
Public
ドキュメント目次

1.4.1. Pタイル電源供給ピン

注: インテル® では、 インテル® Quartus® Primeデザインを作成し、デバイスのI/O割り当てを入力し、デザインをコンパイルすることをお勧めします。 インテル® Quartus® Prime開発ソフトウェアでは、I/O割り当ておよび配置規則に従ってピン接続をチェックします。この規則は、デバイスの集積度、パッケージ、I/O割り当て、電圧割り当て、および本文書またはデバイス・ハンドブックに記載されていないその他の要因によって異なります。
表 16.  Pタイル電源供給ピン
ピン名 ピンの機能 ピンの説明 接続ガイドライン
VCCH_GXP[L1,L3] 電源

トランシーバー用のセカンダリー高電圧アナログ電源、およびPタイル固有のオンダイPLLです。

サポートされているピンの詳細については、デバイスのピンアウトファイルを参照してください。

VCCH_GXPは、1.8V低ノイズ・スイッチング・レギュレーターに接続します。この電圧レールは、適切なアイソレーション・フィルタリングを使用してVCCPTと共有できます。

VCCH_GXPは、Pタイル・トランシーバーを使用しない場合でも電源を入れてください。この電圧レールのデカップリングに関する推奨事項の詳細は、 AN 910: Intel Agilex® 7 Power Distribution Network Design Guidelines を参照してください。

VCCRT_GXP[L1,L3] 電源

TXチャネルとRXチャネルのプライマリー・アナログ電源です。Pタイルに固有です。

サポートされているピンの詳細については、デバイスのピンアウトファイルを参照してください。

VCCRT_GXPは、0.9V低ノイズ・スイッチング・レギュレーターに接続します。この電圧レールは、適切なアイソレーション・フィルタリングを使用してVCCHと共有できます。

VCCRT_GXPは、Pタイル・トランシーバーを使用しない場合でも電源を入れてください。この電圧レールのデカップリングに関する推奨事項の詳細は、 AN 910: Intel Agilex® 7 Power Distribution Network Design Guidelines を参照してください。

VCCCLK_GXP[L1,L3] 電源

LVCMOS I/Oバッファー電源レールです。Pタイルに固有です。

サポートされているピンの詳細については、デバイスのピンアウトファイルを参照してください。

VCCCLK_GXPは、1.8V低ノイズ・スイッチング・レギュレーターに接続します。この電圧レールは、適切なアイソレーション・フィルタリングを使用してVCCPTと共有できます。

VCCCLK_GXPは、Pタイル・トランシーバーを使用しない場合でも電源を入れてください。この電圧レールのデカップリングに関する推奨事項の詳細は、 AN 910: Intel Agilex® 7 Power Distribution Network Design Guidelines を参照してください。

VCCFUSE_GXP 電源

ファームウェアによるワンタイム・プログラマブルeFuseの内部設定の読み出しに必要な電源です。

この電圧レールは、0.9V電源に接続します。このレールは、VCC_HSSI_GXPと共有する必要があります。

VCCFUSE_GXPは、Pタイル・トランシーバーを使用しない場合でも電源を入れてください。この電圧レールのデカップリングに関する推奨事項の詳細は、 AN 910: Intel Agilex® 7 Power Distribution Network Design Guidelines を参照してください。

VCC_HSSI_GXP[L1,L3] 電源

すべてのデジタル信号のプライマリー・デジタル電源です。Pタイルに固有です。

サポートされているピンの詳細については、デバイスのピンアウトファイルを参照してください。

VCC_HSSI_GXPは、0.9V低ノイズ・スイッチング・レギュレーターに接続します。この電圧レールは、VCCHと共有してください。

VCC_HSSI_GXPは、Pタイル・トランシーバーを使用しない場合でも電源を入れてください。